100기가비트 이더넷 MIC/PIC 구성
이 주제에서 100기가비트 이더넷 MIC 및 PIC에 대해 배울 수 있습니다. 두 개의 100기가비트 이더넷 PIC 간의 상호 운용성을 구성할 수 있습니다.
100기가비트 이더넷 인터페이스 개요
MX 시리즈 100기가비트 이더넷 인터페이스
표 1 에는 MX 시리즈 라우터가 지원하는 100기가비트 이더넷 인터페이스가 나와 있습니다.
인터페이스 모듈 |
모델 번호 |
지원되는 라우터 |
상세 정보 |
---|---|---|---|
100기가비트 이더넷 MIC(CFP 포함) |
MIC3-3D-1X100GE-CFP |
MX240 MX480 MX960 MX2010 MX2020 |
|
100기가비트 이더넷 MIC(CXP 포함) |
MIC3-3D-1X100GE-CXP |
MX240 MX480 MX960 MX2010 MX2020 |
|
MPC4E의 100기가비트 이더넷 포트 |
MPC4E-3D-2CGE-8XGE |
MX240 MX480 MX960 MX2010 MX2020 |
|
100기가비트 이더넷 MIC(CFP2 포함) |
MIC6-100G-CFP2 |
MX2010 MX2020 |
|
100기가비트 이더넷 MIC(CXP 포함)(포트 4개) |
MIC6-100G-CXP |
MX2010 MX2020 |
PTX 시리즈 100기가비트 이더넷 인터페이스
표 2 에는 PTX 시리즈 라우터가 지원하는 100기가비트 이더넷 인터페이스가 나열되어 있습니다.
PIC |
모델 번호 |
지원되는 라우터 |
상세 정보 |
---|---|---|---|
100기가비트 이더넷 PIC(CFP 포함) |
P1-PTX-2-100GE-CFP |
PTX5000 |
|
100기가비트 이더넷 PIC(CFP2 포함) |
P2-100GE-CFP2 |
PTX5000 |
|
100기가비트 이더넷 OTN PIC |
P2-100GE-OTN |
PTX5000 |
|
100기가비트 DWDM OTN PIC |
P1-PTX-2-100G-WDM |
PTX5000 PTX3000 |
T 시리즈 100기가비트 이더넷 인터페이스
표 3 에는 T 시리즈 라우터가 지원하는 100기가비트 이더넷 인터페이스가 나와 있습니다.
PIC |
모델 번호 |
지원되는 라우터 |
상세 정보 |
---|---|---|---|
100기가비트 이더넷 PIC(CFP 포함)(유형 4) |
PD-1CE-CFP-FPC4 |
T1600 시리즈 T4000 |
100기가비트 이더넷 PIC(CFP 포함)(T1600 라우터) 100기가비트 이더넷 PIC(CFP 포함)(T4000 라우터) |
100기가비트 이더넷 PIC(CFP 포함)(유형 5) |
PF-1CGE-CFP |
T4000 |
참조
MPC3E MIC 개요
MPC3E는 MIC를 위해 두 개의 개별 슬롯을 지원합니다. MIC는 물리적 인터페이스를 제공하며 MPC에 설치됩니다.
MPC3E는 FRU(Field Replaceable Unit)로 다음과 같은 MIC를 지원합니다.
CFP가 포함된 100기가비트 이더넷 MIC (모델 번호 MIC3-3D-1X100GE-CFP)
CXP 포함 100기가비트 이더넷 MIC (모델 번호 MIC3-3D-1X100GE-CXP)
10포트 10기가비트 이더넷 MIC(SFPP 포함)(모델 번호 MIC3-3D-10XGE-SFPP)
QSFP+를 지원하는 2포트 40기가비트 이더넷 MIC(모델 번호 MIC3-3D-2X40GE-QSFPP)
MPC3E에는 2개의 개별 구성 가능한 MIC 슬롯이 있습니다. 각 MIC는 단일 PIC에 해당하며 MIC와 PIC 간의 매핑은 1:1입니다(하나의 MIC는 하나의 PIC로 취급됨). 슬롯 0에 연결된 MIC는 PIC 0에 해당하며 슬롯 1에 연결된 MIC는 PIC 2에 해당합니다.
MPC3E는 다음과 같은 레거시 MIC도 지원합니다.
20포트 기가비트 이더넷 MIC(SFP 포함)(모델 번호 MIC-3D-20GE-SFP)
XFP가 포함된 2포트 10기가비트 이더넷 MIC(모델 번호 MIC-3D-2XGE-XFP)
100기가비트 이더넷 CFP MIC는 연결을 위해 100G CFP 옵티컬 트랜시버 모듈을 사용하여 IEEE 표준을 준수하는 100BASE-LR4 인터페이스를 지원합니다. 100기가비트 이더넷 CXP MIC는 연결을 위해 100기가비트 CXP 옵티컬 트랜시버 모듈을 사용하여 100BASE-SR10 인터페이스를 지원합니다. 2포트 40기가비트 이더넷 QSFPP MIC는 40BASE-SR4 인터페이스를 지원하며 연결을 위해 QSFPP(Quad Small Form-factor Pluggable) 옵티컬 트랜시버를 사용합니다. 10포트 10기가비트 이더넷 SFPP MIC는 연결을 위해 SFP+ 옵티컬 트랜시버 모듈을 사용합니다.
각 MIC에 대한 자세한 내용은 CFP를 갖춘 100기가비트 이더넷 MIC, CXP를 갖춘 100기가비트 이더넷 MIC, QSFP+를 갖춘 40기가비트 이더넷 MIC를 참조하십시오. 지원되는 하드웨어 및 트랜시버에 대한 정보는 MPC3E를 참조하십시오.
MPC3E는 다음과 같은 기능을 지원합니다.
광학 진단 및 관련 경보
VRRP(Virtual Router Redundancy Protocol) 지원
IEEE 802.1Q VLAN(가상 LAN) 지원
동기식 이더넷
원격 모니터링(RMON) 및 이더넷 통계(EtherStats)
소스 MAC 학습
MAC 어카운팅 및 폴리싱 - 소스 MAC 주소의 동적 로컬 주소 학습
유연한 이더넷 캡슐화
다중 태그 프로토콜 식별자(TPID)
MPC3E는 이더넷 인터페이스만 지원합니다. SONET 인터페이스는 지원되지 않습니다.
이 MPC에 대한 지원 및 지원되지 않는 Junos OS 기능에 대한 자세한 내용은 MX 시리즈 인터페이스 모듈 참조의 "MPC3E(MX-MPC3E)가 지원하는 프로토콜 및 애플리케이션"을 참조하십시오.
참조
100기가비트 이더넷 Type 4 PIC with CFP 개요
100기가비트 이더넷 PIC(모델 번호 PD-1CE-CFP-FPC4)는 100기가비트 소형 폼 팩터 플러그형(CFP) 트랜시버를 갖춘 1포트 100기가비트 이더넷 타입 4 PIC입니다. 이 PIC는 T1600-FPC4-ES FPC가 포함된 어셈블리에 패키지로만 제공됩니다. 100기가비트 이더넷 PIC는 T1600-FPC4-ES FPC에서 PIC 슬롯 0과 1을 차지합니다. 지원되는 송수신기 및 하드웨어에 대한 정보는 CFP 포함 100기가비트 이더넷 PIC(T1600 라우터)를 참조하십시오.
100기가비트 이더넷 PIC는 유연한 캡슐화 및 MAC 어카운팅을 지원합니다.
MAC 학습, MAC 폴리싱 및 레이어 2 재작성 기능은 지원되지 않습니다.
수신 플로우는 VLAN 소스 및 목적지 주소를 기준으로 필터링할 수 있습니다. 수신 프레임은 VLAN, 스택 VLAN, 소스 주소, VLAN 소스 주소 및 스택 VLAN 소스 주소에 따라 분류될 수도 있습니다. 송신 프레임에 대한 VLAN 조작은 외부 및 내부 VLAN 태그 모두에서 지원됩니다.
지원되는 기능은 다음과 같습니다.
지원되는 캡슐화 프로토콜은 다음과 같습니다.
레이어 2 프로토콜
이더넷 CCC, 이더넷 TCC, 이더넷 VPLS
VLAN CCC
확장 VLAN TCC
VLAN VPLS
유연한 이더넷 서비스
레이어 3 프로토콜
IPv4
Ipv6
MPLS
CFP MSA 준수 MDIO 제어 기능(트랜시버에 따라 다름).
GRES(Graceful Routing Engine Switchover )는 모든 PIC 및 섀시 구성에서 지원됩니다.
인터페이스 생성:
PIC가 온라인 상태가 되면 라우터는 2개의 50기가비트 지원 인터페이스를 생성하고
et-x/0/0:1
,et-x/0/0:0
는 x FPC 슬롯 번호를 나타냅니다. 각 물리적 인터페이스는 2개의 내부 50기가비트 이더넷 패킷 전달 엔진을 나타냅니다. 각 물리적 인터페이스 아래에 두 개의 논리적 인터페이스가 구성됩니다.패킷 전달 엔진 0은 물리적 인터페이스 0이고, 패킷 전달 엔진 1은 물리적 인터페이스 1입니다.
802.3 링크 어그리게이션:
동일 속도 또는 동일 모드 링크 어그리게이션:
각 100기가비트 이더넷 PIC에 대해 2개의 논리적 인터페이스가 생성됩니다. 초당 50기가비트 이상의 대역폭을 활용하려면 2개의 50기가비트 인터페이스를 포함하는 100기가비트 이더넷 PIC에서 집계 인터페이스를 명시적으로 구성해야 합니다.
각 100기가비트 이더넷 어그리게이션은 라우터 전체 어그리게이션 이더넷 디바이스 풀 중 하나를 사용합니다. 100기가비트 이더넷 PIC의 수는 라우터 전체 제한(이더넷의 경우 128개)을 초과할 수 없습니다.
각 어그리게이션 번들에서 각 100기가비트 이더넷 PIC는 두 개의 멤버를 사용합니다. 따라서 순수하게 100기가비트 이더넷 PIC로 구성된 통합 번들은 멤버 수에 대한 소프트웨어 제한의 최대 절반을 지원합니다. 따라서 최대 16개의 링크로 최대 8개의 100기가비트 이더넷 링크가 지원됩니다.
100기가비트 이더넷 PIC를 다른 이더넷 PIC와의 통합 인터페이스로 결합하는 것은 허용되지 않습니다. 그러나 다른 이더넷 PIC도 100기가비트 이더넷 PIC가 있는 동일한 T1600 내에서 구성할 수 있으며 별도의 어그리게이션 인터페이스에서 사용할 수 있습니다.
T1600 라우터의 여러 (주니퍼 네트웍스) 유형 4 100기가비트 이더넷 PIC를 정적 어그리게이션 이더넷 번들로 결합하여 원격 라우터(주니퍼 네트웍스 또는 기타 공급업체)의 다른 유형의 100기가비트 이더넷 PIC에 연결할 수 있습니다. LACP는 이 구성에서 지원되지 않습니다.
혼합 속도 또는 혼합 모드 링크 어그리게이션:
Junos OS 릴리스 13.2부터 어그리게이션 이더넷은 100기가비트 이더넷 PIC에서 혼합 속도 및 혼합 모드를 지원합니다.
정적 링크 보호 및 LACP(Link Aggregation Control Protocol)는 100기가비트 이더넷 PIC에 구성된 혼합 어그리게이션 이더넷 링크에서 지원됩니다.
100기가비트 이더넷 PIC에서 혼합 어그리게이션 이더넷 링크를 구성할 때 100기가비트 이더넷 PIC의 50기가비트 이더넷 인터페이스를 어그리게이션 이더넷 번들에 추가해야 합니다. 또한 이 두 50기가비트 이더넷 인터페이스는 동일한 어그리게이션 이더넷 번들에 포함되어야 합니다.
100기가비트 이더넷 PIC에 구성된 어그리게이션 이더넷 링크의 단일 물리적 링크 이벤트의 경우, 100기가비트 이더넷 PIC의 두 개의 50기가비트 이더넷 인터페이스 때문에 패킷 손실 성능 값은 원래 값의 두 배입니다.
소프트웨어 패킷 전달 엔진—모든 기가비트 이더넷 PIC 분류, 방화벽 필터, 큐잉 모델 및 재작성 기능을 지원합니다.
송신 트래픽 성능 - 최대 송신 처리량은 물리적 인터페이스에서 초당 100기가비트이며, 할당된 두 논리적 인터페이스에서 초당 50기가비트입니다.
수신 트래픽 성능 - 최대 수신 처리량은 물리적 인터페이스에서 초당 100기가비트이며, 할당된 논리적 인터페이스 2개에서 초당 50기가비트입니다. 초당 100기가비트의 수신 트래픽 성능을 달성하려면 아래에 설명된 상호 운용성 모드 중 하나를 사용하십시오. 예를 들어, 초당 100기가비트의 원격 인터페이스(즉, 주니퍼 네트웍스 라우터 또는 다른 벤더의 장비에 있는 다른 초당 100기가비트 PIC)에 연결할 때 VLAN 스티어링 모드를 사용하지 않으면 모든 수신 트래픽은 초당 50기가비트 패킷 포워딩 엔진 중 하나를 사용하려고 합니다. 두 개의 초당 50기가비트 패킷 포워딩 엔진에 분산되지 않고 초당 총 50기가비트 수신 성능을 제공합니다.
상호 운용성 모드—100기가비트 이더넷 PIC는 다음 두 가지 포워딩 옵션 모드 중 하나에서 구성을 통해 상호 운용성을 지원합니다.
SA 멀티캐스트 모드 - 이 모드에서 100기가비트 이더넷 PIC는 다른 주니퍼 네트웍스 100기가비트 이더넷 PIC(모델: PD-1CE-CFP) 인터페이스 전용입니다.
VLAN 스티어링 모드 - 이 모드에서는 CFP가 포함된 100기가비트 이더넷 유형 4 PIC가 다른 벤더의 100기가비트 이더넷 인터페이스와의 상호 운용성만 지원합니다.
참조
CFP로 100기가비트 이더넷 Type 4 PIC 구성
CFP(PD-1CE-CFP-FPC4)가 포함된 100기가비트 이더넷 Type 4 PIC:
유연한 이더넷 서비스 캡슐화
소스 주소 MAC 필터링
대상 주소 MAC 필터링
RX의 MAC 어카운팅
두 개의 스택 VLAN 태그로 정의된 채널
flex-vlan-tagging 방식으로 정의된 채널
스택 VLAN 태그에 대한 IP 서비스
레이어 2 재작성
CFP가 장착된 100기가비트 이더넷 Type 4 PIC에서는 다음 기능이 지원되지 않습니다.
다중 TPID
비표준 TPID에 대한 IP 서비스
MAC 학습
MAC 폴리싱
CFP가 포함된 100기가비트 이더넷 Type 4 PIC의 경우 PIC0
online
및offline
CLI 명령만 지원됩니다. PIC1online
및offline
CLI 명령은 지원되지 않습니다.CFP를 갖춘 각 100기가비트 이더넷 Type 4 PIC는 라우팅 엔진 및 패킷 전달 엔진에서 50기가비트 물리적 인터페이스로 정의되는 두 개의
et-
물리적 인터페이스를 생성합니다. 기본적으로 이들은 독립적인 물리적 인터페이스이며 통합 이더넷 인터페이스로 구성되지 않습니다.
CFP로 100기가비트 이더넷 Type 4 PIC를 구성하려면:
CFP와 함께 100기가비트 이더넷 Type 4 PIC에서 명령을 사용할 show interfaces extensive
경우, 하드웨어에 해당 카운터가 포함되어 있지 않기 때문에 "통계 필터링" 섹션이 표시되지 않습니다.
참조
CFP를 통해 100기가비트 이더넷 Type 4 PIC를 위한 VLAN 스티어링 모드 구성
Junos OS 릴리스 10.4 이상에서는 계층 수준에서 옵션과 함께 명령문을 사용하여 forwarding-mode
다른 벤더의 100기가비트 이더넷 인터페이스를 사용하는 라우터와 상호 운용하도록 CFP가 포함된 100기가비트 이더넷 유형 4 PIC(PD-1CE-CFP-FPC4)를 vlan-steering
[edit chassis fpc slot pic slot]
구성할 수 있습니다. 수신 시 라우터는 외부 VLAN ID를 사용자 정의 VLAN ID 및 VLAN 마스크 조합과 비교하여 그에 따라 패킷을 조정합니다. PFE0에 대한 사용자 지정 VLAN ID 및 해당 마스크를 프로그래밍할 수 있습니다.
VLAN 스티어링 모드에 대한 일반 정보:
VLAN 스티어링 모드에서 SA 멀티캐스트 매개 변수는 패킷 스티어링에 사용되지 않습니다.
SA 멀티캐스트 비트 스티어링 모드에서 VLAN ID 및 VLAN 마스크는 패킷 스티어링에 사용되지 않습니다.
패킷 분배 모드 및 VLAN 스티어링 규칙을 설정하기 위한 구성은 CLI 명령을 통해 수행됩니다. 두 CLI 명령 모두 PIC 재부팅을 초래합니다.
수신 패킷에는 세 가지 가능한 태그 유형이 있습니다.
태그가 지정되지 않은 수신 패킷 - 패킷이 PFE1로 전송됩니다.
하나의 VLAN이 있는 수신 패킷 - 패킷은 VLAN ID를 기반으로 해당 PFE로 전달됩니다.
두 개의 VLAN이 있는 수신 패킷 - 패킷은 외부 VLAN ID를 기반으로 해당 PFE로 전달됩니다.
VLAN 규칙이 구성되지 않은 경우 태그가 지정된 모든 패킷은 PFE0으로 배포됩니다.
VLAN 규칙은 라우터가 패킷을 배포하는 방법을 설명합니다. CLI는 두 가지 VLAN 규칙을 제공합니다.
홀수-짝수 규칙 - 홀수 VLAN ID는 PFE1로 이동합니다. 짝수 개의 VLAN ID는 PFE0으로 이동합니다.
Hi-Low 규칙 - VLAN ID 1부터 2047까지는 PFE0으로 이동합니다. VLAN ID 2048부터 4096까지는 PFE1로 이동합니다.
CFP가 포함된 100기가비트 이더넷 유형 4 PIC가 VLAN 스티어링 모드에서 구성되면 두 개의 물리적 인터페이스 모드 또는 AE(Aggregate Ethernet) 모드로 구성할 수 있습니다.
2개의 물리적 인터페이스 모드—PIC가 2개의 물리적 인터페이스 모드에 있을 때, PIC는 물리적 인터페이스
et-x/0/0:0
와et-x/0/0:1
. 각 물리적 인터페이스는 자체 논리적 인터페이스와 VLAN을 구성할 수 있습니다. CLI는 커밋 시 다음과 같은 제한을 적용합니다.VLAN ID 구성은 선택한 VLAN 규칙을 준수해야 합니다.
앞의 제한은 두 물리적 인터페이스 모두에서 동일한 VLAN ID를 구성할 수 없음을 의미합니다.
AE 모드 - PIC가 어그리게이션 이더넷 모드인 경우 동일한 PIC의 두 물리적 인터페이스가 하나의 AE 물리적 인터페이스로 어그리게이션됩니다. PIC 송신 트래픽은 AE 내부 해시 알고리즘을 기반으로 합니다. PIC 수신 트래픽 스티어링은 맞춤형 VLAN ID 규칙을 기반으로 합니다. CLI는 커밋 시 다음과 같은 제한을 적용합니다.
VLAN 스티어링 모드에서 작동하는 PIC AE는 해당 PIC의 링크와 해당 PIC의 링크만 포함합니다.
SA 멀티캐스트 스티어링 모드에서 작동하는 PIC AE는 100기가비트 이더넷 용량을 달성하기 위해 CFP를 갖춘 하나 이상의 100기가비트 이더넷 Type 4 PIC를 포함할 수 있습니다.
SA 멀티캐스트 모드를 구성하려면 명령을 사용합니다 set chassis fpc slot pic slot forwarding-mode sa-multicast
.
SA 멀티캐스트 모드
다른 주니퍼 네트웍스 100기가비트 이더넷 PIC와의 상호 연결을 위해 FPC 0, PIC 0의 CFP가 있는 주니퍼 네트웍스 100기가비트 이더넷 Type 4 PIC에서 SA 멀티캐스트 모드를 구성하려면 명령을 사용합니다 set chassis fpc slot pic slot forwarding-mode sa-multicast
. 명령을 사용하여 show forwarding-mode
다음과 같이 결과 구성을 볼 수 있습니다.
[edit chassis fpc slot pic slot] user@host# show forwarding-mode forwarding-mode { sa-multicast; }
VLAN 스티어링 모드
다른 벤더 라우터의 100기가비트 이더넷 인터페이스와 상호 운용하기 위한 VLAN 스티어링 모드를 위해 CFP가 포함된 주니퍼 네트웍스 100기가비트 이더넷 Type 4 PIC를 구성하려면 명령문과 함께 vlan-rule (high-low | odd-even)
명령을 사용합니다set chassis fpc slot pic slot forwarding-mode vlan-steering
. 명령을 사용하여 show forwarding-mode
다음과 같이 결과 구성을 볼 수 있습니다.
[edit chassis fpc slot pic slot] user@host# show forwarding-mode forwarding-mode { vlan-steering { vlan-rule odd-even; } }
참조
100기가비트 이더넷 Type 5 PIC with CFP 개요
100기가비트 이더넷 PIC는 모델 번호 PF-1CGE-CFP의 C 폼 팩터 플러그형 트랜시버(CFP)를 갖춘 1포트 100기가비트 이더넷 Type 5 PIC입니다.
CFP가 포함된 100기가비트 이더넷 Type 5 PIC에서 지원되는 기능은 다음과 같습니다.
SNMP를 통해 모든 100기가비트 이더넷 포트 카운터에 액세스합니다.
소스 미디어 액세스 제어(MAC)를 위한 논리적 인터페이스 수준의 MAC 필터링, 어카운팅, 폴리싱 및 학습.
두 개의 스택 VLAN 태그로 정의된 채널.
에 의해
flex-vlan-tagging
정의된 채널입니다.스택 VLAN 태그에 대한 IP 서비스.
이 PIC의 논리적 인터페이스에서 수신 및 발신 프레임에 적용할 재작성 작업을 정의합니다.
주:TPID(Tag Protocol Identifier) 0x8100만 지원됩니다.
다음과 같은 인터페이스 캡슐화:
untagged
- 다른 캡슐화가 구성되지 않은 경우 기본 캡슐화입니다.포트에서 단 하나의 논리적 인터페이스(유닛 0)만 구성할 수 있습니다.
논리적 인터페이스의 구성에 명령문을 포함할
vlan-id
수 없습니다.
vlan-tagging
- 물리적 인터페이스의 모든 논리적 인터페이스에 대해 VLAN 태깅을 활성화합니다.stacked-vlan-tagging
- 물리적 인터페이스의 모든 논리적 인터페이스에 대해 스택 VLAN 태깅을 활성화합니다.ethernet-ccc
- 이더넷 교차 연결.ethernet-tcc
—이더넷 번역 교차 연결.vlan-ccc
—교차 연결을 위한 802.1Q 태깅.vlan-tcc
- 가상 LAN(VLAN) 번역 교차 연결.extended-vlan-ccc
—이더넷 교차 연결을 위한 표준 TPID 태깅.extended-vlan-tcc
—이더넷 번역 교차 연결을 위한 표준 TPID 태깅.flexible-ethernet-services
—단위당 이더넷 캡슐화 구성을 허용합니다.ethernet-vpls
—이더넷 가상 프라이빗 LAN 서비스.vlan-vpls
- VLAN 가상 프라이빗 LAN 서비스.
다음과 같은 레이어 3 프로토콜도 지원됩니다.
IPv4
IPv6
MPLS
CFP MSA(Multi-Source Agreement) 준수 MDIO(Management Data Input/Output) 제어 기능(트랜시버에 따라 다름).
802.3 링크 어그리게이션:
CFP를 갖춘 100기가비트 이더넷 유형 5 PIC의 구성은 기존 1기가비트 또는 10기가비트 이더넷 PIC 및 어그리게이션 이더넷 인터페이스의 구성을 따릅니다.
상호 운용성 모드—포워딩 모드의 구성을 통해 CFP를 갖춘 100기가비트 이더넷 Type 4 PIC와의
sa-multicast
상호 운용성.주니퍼 네트웍스 엔터프라이즈별 이더넷 미디어 액세스 제어(MAC) 관리 정보 베이스(MIB)
CFP가 포함된 100기가비트 이더넷 유형 5 PIC는 기가비트 이더넷 PIC의 모든 기가비트 이더넷 PIC 분류, 방화벽 필터, 큐잉 모델 및 레이어 2 재작성 기능을 지원합니다. 이러한 매개 변수를 구성하려면 기가비트 이더넷 폴리서 구성, 기가비트 이더넷 폴리서 구성, 기가비트 이더넷 VLAN 태그 스태킹 및 재작성 개요 를 참조하십시오.
유형 5 FPC는 최대 2개의 100기가비트 이더넷 PIC를 지원할 수 있습니다. 두 PIC(즉, PIC 0 및 PIC 1)는 독립적으로 오프라인 또는 온라인일 수 있습니다.
CFP가 장착된 100기가비트 이더넷 Type 5 PIC에서는 다음 기능이 지원되지 않습니다.
논리적 인터페이스 수준에서 대상 MAC에 대한 MAC 필터링, 어카운팅 및 폴리싱.
주:대상 MAC 필터링이 지원되지 않기 때문에 하드웨어는 모든 멀티캐스트 패킷을 수용하도록 구성됩니다. 이 구성을 사용하면 OSPF 프로토콜이 작동할 수 있습니다.
논리적 인터페이스 수준의 프리미엄 MAC 폴리서.
물리적 인터페이스 수준에서 MAC 필터링, 어카운팅, 폴리싱.
여러 TPID.
비표준 TPID에 대한 IP 서비스.
표 4 에는 CFP를 갖춘 100기가비트 이더넷 Type 5 PIC의 기능이 나열되어 있습니다.
능력 |
지원 |
---|---|
PIC당 최대 논리적 인터페이스 수 |
4093 |
포트당 최대 논리적 인터페이스 수 |
IPv4의 경우 제한은 4093입니다. IPv6의 경우 제한은 1022입니다. |
참조
100기가비트 이더넷 인터페이스 상호 운용성
주니퍼 네트웍스 Junos 운영 체제(Junos OS)는 다양한 100기가비트 이더넷 인터페이스를 지원합니다. IEEE 802.3ba-2010에 의해 도입된 100기가비트 이더넷 표준은 초당 100기가비트(Gbps)의 속도로 이더넷 프레임을 전송할 수 있습니다. 전 세계 수많은 광섬유 네트워크를 통해 음성 및 데이터 신호를 매우 고속으로 전송하는 데 사용됩니다.
인터페이스 상호 운용성은 인터페이스가 다른 라우터 인터페이스와 상호 운용할 수 있는 기능을 의미합니다. 특정 구성 작업을 수행하여 서로 다른 100기가비트 이더넷 인터페이스 간의 상호 운용성을 지원할 수 있습니다. 다음 섹션에는 100기가비트 이더넷 인터페이스, 해당 상호 운용 가능한 인터페이스, 상호 운용성 작업 및 참조 정보에 대한 링크가 나열되어 있습니다.
- MIC-3D-1X100GE-CFP MIC와 다른 라우터의 PIC의 상호 운용성
- MPC4E-3D-2CGE-8XGE MPC와 다른 라우터의 PIC의 상호 운용성
- P1-PTX-2-100GE-CFP PIC와 다른 라우터의 PIC의 상호운용성
- PD-1CE-CFP-FPC4 PIC와 다른 라우터의 PIC 또는 MIC의 상호 운용성
MIC-3D-1X100GE-CFP MIC와 다른 라우터의 PIC의 상호 운용성
표 5 에는 CFP를 통한 100기가비트 이더넷 MIC와의 상호 운용성이 나열되어 있습니다.
상호 운용... |
자세한 내용은... |
|
T 시리즈 |
CFP(유형 4) 포함 100기가비트 이더넷 PIC(PD- 1CE-CFP-FPC4) |
SA 멀티캐스트 모드를 사용하여 Type 4 100기가비트 이더넷 PIC(PD-1CE-CFP-FPC4)와 상호 운용하도록 100기가비트 이더넷 MIC 구성 |
MPC4E-3D-2CGE-8XGE MPC와 다른 라우터의 PIC의 상호 운용성
표 6 에는 MPC4E와의 상호 운용성이 나열되어 있습니다.
상호 운용... |
자세한 내용은... |
|
T 시리즈 |
CFP(유형 4) 포함 100기가비트 이더넷 PIC(PD-1CECFP- FPC4) |
SA 멀티캐스트 모드를 사용하여 유형 4 FPC에서 100기가비트 이더넷 PIC와 상호 운용하도록 MPC4E(MPC4E-3D-2CGE-8XGE) 구성 |
P1-PTX-2-100GE-CFP PIC와 다른 라우터의 PIC의 상호운용성
표 7 에는 CFP(유형 5)를 갖춘 100기가비트 이더넷 PIC와의 상호 운용성이 나열되어 있습니다.
상호 운용... |
자세한 내용은... |
|
T 시리즈 |
CFP(유형 4) 포함 100기가비트 이더넷 PIC(PD- 1CE-CFP-FPC4) |
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와 P1-PTX-2-100GE-CFP 간의 상호 운용성 100기가비트 이더넷 PIC P1-PTX-2-100GE-CFP 및 PD-1CE-CFP-FPC4 간의 상호 운용성 구성 |
PD-1CE-CFP-FPC4 PIC와 다른 라우터의 PIC 또는 MIC의 상호 운용성
표 8 에는 CFP(유형 4)가 포함된 100기가비트 이더넷 PIC가 나열되어 있습니다.
상호 운용... |
자세한 내용은... |
|
T 시리즈 |
CFP(유형 5) 포함 100기가비트 이더넷 PIC(PF- 1CGE-CFP) |
|
MX 시리즈 |
100기가비트 이더넷 MIC(CFP 포함)(MIC3-3D- 1X100GE-CFP) |
SA 멀티캐스트 모드를 사용하여 Type 4 100기가비트 이더넷 PIC(PD-1CE-CFP-FPC4)와 상호 운용하도록 100기가비트 이더넷 MIC 구성 |
MPC4E의 100기가비트 이더넷 포트 |
SA 멀티캐스트 모드를 사용하여 유형 4 FPC에서 100기가비트 이더넷 PIC와 상호 운용하도록 MPC4E(MPC4E-3D-2CGE-8XGE) 구성 |
|
PTX 시리즈 |
CFP(유형 5) 포함 100기가비트 이더넷 PIC(P1- PTX-2-100GE-CFP) |
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와 P1-PTX-2-100GE-CFP 간의 상호 운용성 100기가비트 이더넷 PIC P1-PTX-2-100GE-CFP 및 PD-1CE-CFP-FPC4 간의 상호 운용성 구성 |
참조
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와 PF-1CGE-CFP 간의 상호 운용성
다음과 같은 방법으로 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와 PF-1CGE-CFP 간의 상호 운용성을 구현할 수 있습니다.
100기가비트 이더넷 PIC PF-1CGE-CFP에서 소스 주소(SA) 멀티캐스트 비트 스티어링 모드 활성화.
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4에서 2개의 50기가비트 이더넷 물리적 인터페이스를 하나의 어그리게이션 이더넷 물리적 인터페이스로 구성합니다.
SA 멀티캐스트 모드는 패킷 조정을 위해 소스 MAC 주소의 멀티캐스트 비트를 사용합니다. 기본적으로 SA 멀티캐스트 비트는 100기가비트 이더넷 PIC PF-1CGE-CFP에서 전송되는 모든 패킷에 대해 0으로 설정됩니다. 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4는 비트를 보고 패킷을 패킷 전달 엔진 0 또는 패킷 전달 엔진 1로 전달합니다. PIC가 패킷을 전송할 때 멀티캐스트 비트는 송신 패킷 전달 엔진 번호(0 또는 1)를 기준으로 설정됩니다.
PD-1CE-CFP-FPC4의 기본 패킷 스티어링 모드는 SA 멀티캐스트 비트 모드입니다. 이 모드를 활성화하기 위해 SA 멀티캐스트 구성은 필요하지 않습니다.
PD-1CE-CFP-FPC4는 100Gbps 처리량을 달성하기 위해 두 개의 50Gpbs 패킷 포워딩 엔진을 사용합니다. 50기가비트 이더넷 물리적 인터페이스는 100기가비트 이더넷 PIC가 연결될 때 생성됩니다. 두 개의 물리적 인터페이스가 표시되며 두 물리적 인터페이스 모두에서 구성이 허용됩니다. LACP(Link Aggregation Control Protocol)를 활성화하지 않고 정적 LAG(Link Aggregation Group) 모드에서 PD-1CE-CFP-FPC4의 물리적 인터페이스를 구성해야 합니다. 이렇게 하면 두 개의 독립적인 50기가비트 이더넷 인터페이스 대신 100기가비트 이더넷 PIC PF-1CGE-CFP에 연결하는 링크에서 단일 100기가비트 어그리게이션 인터페이스가 표시됩니다.
정적 LAG 모드에서 PD-1CE-CFP-FPC4(50기가비트 이더넷 인터페이스 2개 포함)를 구성하지 않고 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와 PF-1CGE-CFP 간의 상호 운용성을 활성화하려고 하면 포워딩 또는 라우팅 프로토콜에 문제가 있습니다. 예를 들어, PD-1CE-CFP-FPC4에서 태그가 지정되지 않은 논리적 인터페이스 두 개(50기가비트 이더넷 인터페이스 두 개에 각각 하나씩)와 PF-1CGE-CFP에서 태그가 지정되지 않은 논리적 인터페이스 하나를 생성하는 경우, PF-1CGE-CFP는 PD-1CE-CFP-FPC4의 50기가비트 이더넷 인터페이스 중 하나에 대해 학습하지 않습니다.
참조
100기가비트 이더넷 PIC PF-1CGE-CFP 및 PD-1CE-CFP-FPC4 간의 상호 운용성 구성
다음 작업을 수행하여 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와 PF-1CGE-CFP 간의 상호 운용성을 구현할 수 있습니다.
100기가비트 이더넷 PIC PF-1CGE-CFP에서 SA 멀티캐스트 비트 스티어링 모드 구성
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와 PF-1CGE-CFP 간의 상호 운용성을 구현하려면 PF-1CGE-CFP에서 SA(소스 주소) 멀티캐스트 비트 스티어링 모드를 활성화해야 합니다.
PF-1CGE-CFP에서 SA 멀티캐스트 모드를 구성하려면:
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4의 기본 패킷 스티어링 모드는 SA 멀티캐스트 비트 모드입니다. 이 모드를 활성화하기 위해 SA 멀티캐스트 구성은 필요하지 않습니다.
참조
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와 P1-PTX-2-100GE-CFP 간의 상호 운용성
다음과 같은 방법으로 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와 100기가비트 이더넷 PIC P1-PTX-2-100GE-CFP 간의 상호 운용성을 구현할 수 있습니다.
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4에서 2개의 50기가비트 이더넷 물리적 인터페이스를 하나의 어그리게이션 이더넷 물리적 인터페이스로 구성합니다.
100기가비트 이더넷 PIC P1-PTX-2-100GE-CFP에서 소스 주소(SA) 멀티캐스트 비트 스티어링 모드 구성.
SA 멀티캐스트 비트 스티어링 모드는 패킷 스티어링을 위해 소스 MAC 주소의 멀티캐스트 비트를 사용합니다.
SA 멀티캐스트 비트 스티어링 모드가 PTX 시리즈 패킷 전송 라우터 100기가비트 이더넷 포트에서 구성되면 해당 포트에 대해 VLAN이 지원되지 않습니다.
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4는 2개의 50Gpbs 패킷 포워딩 엔진을 사용하여 100Gbps 처리량을 달성합니다. 50기가비트 이더넷 물리적 인터페이스는 100기가비트 이더넷 PIC가 연결될 때 생성됩니다. 두 개의 물리적 인터페이스가 표시되며 두 물리적 인터페이스 모두에서 구성이 허용됩니다. LACP(Link Aggregation Control Protocol)를 활성화하지 않고 정적 링크 어그리게이션 그룹(LAG) 모드에서 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4에서 물리적 인터페이스를 구성해야 합니다. 이를 통해 100기가비트 이더넷 PIC P1-PTX-2-100GE-CFP에 연결되는 링크에서 단일 100기가비트 어그리게이션 인터페이스를 볼 수 있습니다.
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4에서 수신 패킷은 수신된 패킷의 SA 멀티캐스트 비트를 기반으로 패킷 전달 엔진 번호 0 또는 1로 전달됩니다. 송신 패킷의 SA 멀티캐스트 비트는 패킷이 패킷 전달 엔진 번호 0 또는 1에서 전달되었는지 여부에 따라 설정됩니다. 기본 패킷 스티어링 모드는 SA 멀티캐스트 비트 스티어링 모드이므로 이 모드를 활성화하기 위해 구성이 필요하지 않습니다.
100기가비트 이더넷 PIC P1-PTX-2-100GE-CFP에서 SA 멀티캐스트 비트는 수신 패킷에서 무시됩니다. SA 멀티캐스트 비트 스티어링 모드가 활성화되면 송신 패킷의 SA 멀티캐스트 비트는 각 패킷에 대한 패킷 전달 엔진 컴플렉스에 의해 내부적으로 계산된 플로우 해시 값에 따라 0 또는 1로 설정됩니다. 이 계산은 자동으로 수행되므로 플로우 해시 값을 생성하는 데 CLI 구성이 필요하지 않습니다. 플로우 해시 알고리즘은 패킷 헤더의 필드를 사용하여 플로우 해시 값을 계산합니다. 기본적으로 SA 멀티캐스트 비트는 송신 패킷에서 0으로 설정됩니다. 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와의 상호 운용성을 활성화하려면 SA 멀티캐스트 비트 스티어링 모드를 구성해야 합니다.
정적 LAG 모드에서 PD-1CE-CFP-FPC4(50기가비트 이더넷 인터페이스 2개 포함)를 구성하지 않고 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와 P1-PTX-2-100GE-CFP 간의 상호 운용성을 활성화하려고 하면 포워딩 또는 라우팅 프로토콜에 문제가 있습니다. 예를 들어, PD-1CE-CFP-FPC4에서 두 개의 태그가 지정되지 않은 논리적 인터페이스(각각 두 개의 50기가비트 이더넷 인터페이스에 하나씩)를 생성하고 P1-PTX-2-100GE-CFP에서 태그가 지정되지 않은 논리적 인터페이스 하나를 생성하면, P1-PTX-2-100GE-CFP는 PD-1CE-CFP-FPC4의 50기가비트 이더넷 인터페이스 중 하나에 대해 학습하지 않습니다.
참조
100기가비트 이더넷 PIC P1-PTX-2-100GE-CFP 및 PD-1CE-CFP-FPC4 간의 상호 운용성 구성
다음 작업을 수행하여 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와 P1-PTX-2-100GE-CFP 간의 상호 운용성을 구현할 수 있습니다.
- 100기가비트 이더넷 PIC P1-PTX-2-100GE-CFP에서 SA 멀티캐스트 비트 스티어링 모드 구성
- 100기가비트 이더넷 PIC PD-1CE-CFP-FPC4에서 2개의 50기가비트 이더넷 물리적 인터페이스를 하나의 어그리게이션 이더넷 인터페이스로 구성
100기가비트 이더넷 PIC P1-PTX-2-100GE-CFP에서 SA 멀티캐스트 비트 스티어링 모드 구성
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와 P1-PTX-2-100GE-CFP 간의 상호 운용성을 구현하려면 P1-PTX-2-100GE-CFP에서 SA(Source Address) 멀티캐스트 비트 스티어링 모드를 활성화해야 합니다.
PTX 시리즈 PIC P1-PTX-2-100GE-CFP에서 SA 멀티캐스트 비트 스티어링 모드를 구성할 때, 피어링 T 시리즈 PIC PD-1CE-CFP-FPC4에서 로드 밸런싱을 방지하기 때문에 PIC 포트를 통합 이더넷 인터페이스의 멤버 링크로 구성하지 않는 것이 좋습니다. 이 T 시리즈 PIC는 두 개의 50기가비트 이더넷 인터페이스 간에 대역폭을 공유하기 위해 어그리게이션 이더넷 모드에 있어야 합니다.
100기가비트 이더넷 PIC P1-PTX-2-100GE-CFP에서 SA 멀티캐스트 비트 스티어링 모드를 구성하려면:
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4의 기본 패킷 스티어링 모드는 SA 멀티캐스트 비트 스티어링 모드이므로 이 모드를 활성화하기 위한 구성은 필요하지 않습니다.
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4에서 2개의 50기가비트 이더넷 물리적 인터페이스를 하나의 어그리게이션 이더넷 인터페이스로 구성
100기가비트 이더넷 PIC PD-1CE-CFP-FPC4와 PF-1CGE-CFP 또는 P1-PTX-2-100GE-CFP 간의 상호 운용성을 구현하려면 PD-1CE-CFP-FPC4에서 2개의 50기가비트 이더넷 물리적 인터페이스를 하나의 통합 이더넷 물리적 인터페이스로 구성해야 합니다. 이렇게 하면 두 개의 독립적인 50기가비트 이더넷 인터페이스 대신 PF-1CGE-CFP 또는 P1-PTX-2-100GE-CFP에 연결하는 링크에서 단일 100기가비트 통합 인터페이스를 볼 수 있습니다.
PIC가 어그리게이션 이더넷 모드인 경우, 동일한 PIC에 있는 두 개의 물리적 인터페이스가 하나의 어그리게이션된 이더넷 물리적 인터페이스로 어그리게이션됩니다. PIC가 두 개의 물리적 인터페이스로 구성되면 물리적 인터페이스 et-fpc/pic/0:0 및 et-fpc/pic/0:1을 생성하며, 여기서 fpc 는 FPC 슬롯 번호이고 는 PIC 슬롯 번호입니다 pic . 예를 들어, FPC 슬롯 5에서 PIC 슬롯 0에 대해 2개의 물리적 인터페이스를 구성하려면 다음을 수행합니다.
참조
변경 내역 표
기능 지원은 사용 중인 플랫폼과 릴리스에 따라 결정됩니다. Feature Explorer 를 사용하여 플랫폼에서 기능이 지원되는지 확인하세요.