Help us improve your experience.

Let us know what you think.

Do you have time for a two-minute survey?

 
 

폴리서 오버헤드 구성

폴리서 오버헤드를 구성하면 인터페이스에서 송수신되는 트래픽 속도를 제어할 수 있습니다. 폴리서 오버헤드를 구성할 때, 구성된 폴리서 오버헤드 값(바이트)이 최종 이더넷 프레임의 길이에 추가됩니다. 이 계산된 프레임 길이는 폴리서 또는 속도 제한 작업을 결정하는 데 사용됩니다. 따라서 폴리서 오버헤드를 사용하면 인터페이스에서 송수신되는 트래픽 속도를 제어할 수 있습니다. 속도 제한 대기열과 레이어 2 및 MAC 폴리서에 폴리서 오버헤드를 구성할 수 있습니다. 폴리서 오버헤드와 셰이핑 오버헤드는 인터페이스에서 동시에 구성할 수 있습니다.

이 기능은 IQ2 PIC 또는 IQ2E PIC가 장착된 M 시리즈 및 T 시리즈 라우터와 MX 시리즈 DPC에서 지원됩니다.

인터페이스에서 송수신되는 트래픽 속도를 제어하기 위한 폴리서 오버헤드를 구성하려면 다음을 수행합니다.

  1. 구성 모드의 [edit chassis] 계층 수준에서 입력 또는 출력 트래픽에 폴리서 오버헤드를 추가할 인터페이스를 생성합니다.

    예:

  2. 인터페이스의 입력 또는 출력 트래픽을 제어하기 위해 폴리서 오버헤드를 구성합니다. 이 구성에는 두 문 중 하나를 사용하거나 두 문을 모두 사용할 수 있습니다.

    예:

  3. 구성 확인:
주:

PIC에서 폴리서 오버헤드 바이트에 대한 구성이 변경되면 PIC는 오프라인 상태가 되었다가 다시 온라인 상태가 됩니다. 또한 CLI의 구성은 PIC 단위로 이루어지므로 PIC의 모든 포트에 적용됩니다.