Help us improve your experience.

Let us know what you think.

Do you have time for a two-minute survey?

 
 

Descripción de las propiedades de hardware de IOC

En los dispositivos SRX5600 y SRX5800, se admiten dos IOC (IOC 40x1GE y 4x10GE IOC) en los que puede configurar programadores y colas. Puede configurar 15 conjuntos de VLAN por puerto Gigabit Ethernet (40x1GE IOC) y 255 conjuntos de VLAN por puerto de 10 Gigabit Ethernet (4x10GE IOC). La IOC realiza la propagación de prioridades de un nivel jerárquico a otro, y las estadísticas de caída están disponibles en el IOC por color y cola en lugar de solo por cola.

Los dispositivos SRX5600 y SRX5800 con IOC tienen motores de reenvío de paquetes que pueden admitir hasta 512 MB de memoria de tramas, y los paquetes se almacenan en tramas de 512 bytes. En la tabla 1 se comparan las principales propiedades del motor de reenvío de paquetes dentro de la IOC.

Tabla 1: Propiedades del motor de reenvío de paquetes dentro de 40x1GE IOC y 4x10GE IOC

Característica

PFE dentro de 40x1GE IOC y 4x10GE IOC

Número de colas utilizables

16,000

Número de interfaces lógicas con forma

2000 con 8 colas cada una, o 4000 con 4 colas cada una.

Número de prioridades de hardware

4

Propagación de prioridad

Asignación dinámica

Sí: los programadores por puerto no son fijos.

Estadísticas de caída

Por cola y color (PLP alto, bajo)

Además, las funciones de IOC también admiten la detección temprana aleatoria ponderada jerárquica (WRED).

El IOC admite las siguientes características jerárquicas del programador:

  • Formación en el nivel de la interfaz física

  • Formación y programación en el nivel de conjunto de interfaz de VLAN de servicio

  • Formación y programación en el nivel de interfaz lógica de VLAN del cliente

  • Programación en el nivel de cola

El IOC admite las siguientes funciones de escalabilidad:

  • 16 000 colas por PFE

  • 4 PFP por IOC

    • 4000 programadores a nivel de interfaz lógica (nivel 3) con 4 colas cada uno

    • 2000 programadores a nivel de interfaz lógica (nivel 3) con 8 colas cada uno

  • 255 programadores en el nivel de conjunto de interfaz (nivel 2) por un PFE de 1 puerto en una IOC de 10 Gigabit Ethernet (IOC de 4x10GE)

  • 15 programadores en el nivel de conjunto de interfaz (nivel 2) por PFE de 10 puertos en una IOC de 1 Gigabit Ethernet (IOC de 40x1GE)

  • Alrededor de 400 milisegundos de retraso en el búfer (esto varía según el tamaño del paquete y si se habilitan búfers de gran tamaño)

  • 4 niveles de prioridad (estricto-alto, alto, medio y bajo)

Nota:

La exact opción para (transmit-ratetransmit-rate rate exact) no se admite en las IOC en dispositivos serie SRX.

Nota:

La información anterior es principalmente para tarjetas IOC1. Para tarjetas MPC (IOC2), MPC3 (IOC3) e IOC4 (que usan un subconjunto de las funciones de CoS disponibles en IOC1), puede configurar clasificadores IEEE 802.1p, reescrituras IEEE 802.1p, ocho colas de prioridad y programadores. Después de la configuración, los clasificadores y reescrituras se pueden aplicar a interfaces lógicas, y las colas y programadores se pueden aplicar a interfaces físicas.

  • Debido a la limitación del hardware, no se admite programador por unidad ni programador jerárquico. Solo se admite el modo predeterminado para la programación y las colas de salida.

  • Cuando una SPU está demasiado ocupada para procesar todos los paquetes de entrada de NG-IOC, algunos paquetes de alta prioridad (por ejemplo, paquetes de voz) pueden retrasarse o dejarse caer dentro del chasis SRX5600 o SRX 5800.