EN ESTA PÁGINA
Descripción general de la PIC de 100 Gigabit Ethernet tipo 4 con CFP
Configuración del modo de dirección de VLAN para PIC de 100 Gigabit Ethernet tipo 4 con CFP
Descripción general de la PIC de 100 Gigabit Ethernet tipo 5 con CFP
Interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y PF-1CGE-CFP
Interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y P1-PTX-2-100GE-CFP
Configuración de MIC/PIC de 100 Gigabit Ethernet
Puede obtener información sobre las PIC y MIC de 100 Gigabit Ethernet en este tema. Puede configurar la interoperabilidad entre dos PIC de Ethernet de 100 Gigabit.
Descripción general de las interfaces 100-Gigabit Ethernet
- Interfaces Ethernet de 100 Gigabit de la serie MX
- Interfaces Ethernet de 100 Gigabit de la serie PTX
- Interfaces Ethernet de 100 Gigabit de la serie T
Interfaces Ethernet de 100 Gigabit de la serie MX
Tabla 1 enumera las interfaces 100 Gigabit Ethernet compatibles con los enrutadores de la serie MX.
Módulo de interfaz |
Número de modelo |
Enrutadores compatibles |
Más información |
---|---|---|---|
MIC Ethernet de 100 Gigabit con CFP |
MIC3-3D-1X100GE-CFP |
MX240 MX480 MX960 MX2010 MX2020 |
|
MIC Ethernet de 100 Gigabit con CXP |
MIC3-3D-1X100GE-CXP |
MX240 MX480 MX960 MX2010 MX2020 |
|
Puertos 100 Gigabit Ethernet en el MPC4E |
MPC4E-3D-2CGE-8XGE |
MX240 MX480 MX960 MX2010 MX2020 |
|
MIC Ethernet de 100 Gigabit con CFP2 |
MIC6-100G-CFP2 |
MX2010 MX2020 |
|
MIC de 100 Gigabit Ethernet con CXP (4 puertos) |
MIC6-100G-CXP |
MX2010 MX2020 |
Interfaces Ethernet de 100 Gigabit de la serie PTX
Tabla 2 enumera las interfaces 100 Gigabit Ethernet compatibles con los enrutadores de la serie PTX.
PIC |
Número de modelo |
Enrutadores compatibles |
Más información |
---|---|---|---|
PIC de 100 Gigabit Ethernet con CFP |
P1-PTX-2-100GE-CFP |
PTX5000 |
|
PIC de 100 Gigabit Ethernet con CFP2 |
P2-100GE-CFP2 |
PTX5000 |
|
PIC OTN de Ethernet de 100 Gigabit |
P2-100GE-OTN |
PTX5000 |
|
PIC OTN DWDM DE 100 Gigabits |
P1-PTX-2-100G-WDM |
PTX5000 PTX3000 |
Interfaces Ethernet de 100 Gigabit de la serie T
Tabla 3 enumera las interfaces de 100 Gigabit Ethernet compatibles con los enrutadores de la serie T.
PIC |
Número de modelo |
Enrutadores compatibles |
Más información |
---|---|---|---|
PIC de 100 Gigabit Ethernet con CFP (tipo 4) |
PD-1CE-CFP-FPC4 |
T1600 T4000 |
PIC de 100 Gigabit Ethernet con CFP (enrutador T1600) PIC de 100 Gigabit Ethernet con CFP (enrutador T4000) Descripción general de la PIC de 100 Gigabit Ethernet tipo 4 con CFP |
PIC de 100 Gigabit Ethernet con CFP (tipo 5) |
PF-1CGE-CFP |
T4000 |
PIC de 100 Gigabit Ethernet con CFP (enrutador T4000) Descripción general de la PIC de 100 Gigabit Ethernet tipo 5 con CFP |
Consulte también
Descripción general de MPC3E MIC
El MPC3E admite dos ranuras separadas para MIC. Las MIC proporcionan la interfaz física y se instalan en las MPC.
El MPC3E admite estos MIC como unidades reemplazables in situ (FRU):
MIC de 100 Gigabit Ethernet con CFP (número de modelo MIC3-3D-1X100GE-CFP)
MIC de 100 Gigabit Ethernet con CXP (número de modelo MIC3-3D-1X100GE-CXP)
MIC de 10 puertos 10 Gigabit Ethernet con SFPP (número de modelo MIC3-3D-10XGE-SFPP)
MIC de 2 puertos 40 Gigabit Ethernet con QSFP+ (número de modelo MIC3-3D-2X40GE-QSFPP)
El MPC3E tiene dos ranuras MIC configurables separadas. Cada CMI corresponde a un único PIC y el mapeo entre el MIC y el PIC es de 1 a 1 (un MIC se trata como un PIC). El MIC conectado a la ranura 0 corresponde a PIC 0 y el MIC conectado a la ranura 1 corresponde a PIC 2.
El MPC3E también admite estos MIC heredados:
MIC Gigabit Ethernet de 20 puertos con SFP (número de modelo MIC-3D-20GE-SFP)
MICs de 2 puertos y 10 Gigabit Ethernet con XFP (número de modelo MIC-3D-2XGE-XFP)
El MIC CFP de 100 Gigabit Ethernet es compatible con la interfaz 100BASE-LR4 compatible con los estándares IEEE y utiliza los módulos de transceptor óptico CFP de 100G para la conectividad. El CXP MIC de Ethernet de 100 Gigabit es compatible con la interfaz 100BASE-SR10, utilizando módulos de transceptor óptico CXP de 100 Gigabit para la conectividad. El QSFPP MIC de 2 puertos y 40 Gigabit Ethernet admite la interfaz 40BASE-SR4 y utiliza transceptores ópticos cuádruples conectables de factor de forma pequeño (QSFPP) para la conectividad. El MIC SFPP de 10 puertos y 10 Gigabit Ethernet utiliza módulos transceptores ópticos SFP+ para la conectividad.
Para obtener información detallada acerca de cada MIC, consulte MIC de 100 Gigabit Ethernet con CFP, MIC de 100 Gigabit Ethernet con CXP yMIC de 40 Gigabit Ethernet con QSFP+. Para obtener información acerca del hardware y los transceptores compatibles, consulte MPC3E.
El MPC3E admite estas características:
Diagnósticos ópticos y alarmas relacionadas
Compatibilidad con el Protocolo de redundancia de enrutador virtual (VRRP)
Compatibilidad con LAN virtuales (VLAN) IEEE 802.1Q
Ethernet síncrono
Monitoreo remoto (RMON) y estadísticas Ethernet (EtherStats)
Aprendizaje MAC de origen
Contabilidad y políticas MAC: aprendizaje dinámico de direcciones MAC de direcciones MAC de origen
Encapsulación Ethernet flexible
Identificadores de protocolo de etiquetas múltiples (TPID)
El MPC3E solo admite interfaces Ethernet. Las interfaces SONET no son compatibles.
Para obtener información acerca de las funciones de Junos OS compatibles y no compatibles con este MPC, consulte "Protocolos y aplicaciones compatibles con el MPC3E (MX-MPC3E)" en la Referencia del módulo de interfaz de la serie MX.
Consulte también
Descripción general de la PIC de 100 Gigabit Ethernet tipo 4 con CFP
El PIC de 100 Gigabit Ethernet (número de modelo PD-1CE-CFP-FPC4) es un PIC de 100 Gigabit Ethernet tipo 4 de 1 puerto con transceptor conectable de factor de forma pequeño (CFP) de 100 gigabits. Este PIC solo está disponible como empaquetado en un ensamblaje con el FPC T1600-FPC4-ES. La PIC de 100 Gigabit Ethernet ocupa las ranuras PIC 0 y 1 en la FPC T1600-FPC4-ES. Para obtener información acerca de los transceptores y el hardware compatibles, consulte PIC de 100 Gigabit Ethernet con CFP (enrutador T1600).
La PIC de 100 Gigabit Ethernet admite encapsulación flexible y contabilidad MAC.
El aprendizaje de MAC, la vigilancia de MAC y la funcionalidad de reescritura de capa 2 no son compatibles.
El flujo de entrada se puede filtrar en función de las direcciones de origen y destino de la VLAN. Las tramas de entrada también se pueden clasificar según VLAN, VLAN apilada, dirección de origen, dirección de origen de VLAN y dirección de origen de VLAN apilada. La manipulación de VLAN en tramas de salida se admite en etiquetas VLAN externas e internas.
Se admiten las siguientes características:
Se admiten los siguientes protocolos de encapsulación:
Protocolos de capa 2
Ethernet CCC, Ethernet TCC, Ethernet VPLS
VLAN CCC
TCC de VLAN extendida
VLAN VPLS
Servicio Ethernet flexible
Protocolos de capa 3
IPv4
Ipv6
MPLS
Características de control MDIO compatibles con CFP MSA (dependen del transceptor).
El cambio de motor de enrutamiento elegante (GRES) es compatible con todas las configuraciones de PIC y chasis.
Creación de interfaces:
Cuando la PIC se pone en línea, el enrutador crea dos interfaces compatibles con 50 gigabits,
et-x/0/0:0
yet-x/0/0:1
, donde x representa el número de ranura FPC. Cada interfaz física representa dos motores internos de reenvío de paquetes Ethernet de 50 gigabits. En cada interfaz física se configuran dos interfaces lógicas.El motor de reenvío de paquetes 0 es la interfaz física 0, el motor de reenvío de paquetes 1 es la interfaz física 1
Agregación de vínculos 802.3:
Agregación de vínculos de la misma tasa o del mismo modo:
Se crean dos interfaces lógicas para cada PIC de 100 Gigabit Ethernet. Para utilizar un ancho de banda superior a 50 gigabits por segundo, se debe configurar explícitamente una interfaz agregada en la PIC de Ethernet de 100 Gigabit que incluya las dos interfaces de 50 gigabits.
Cada agregado de 100 gigabits Ethernet consume uno de los grupos de dispositivos Ethernet agregados de todo el enrutador. El número de PIC de 100 Gigabit Ethernet no puede superar el límite de todo el enrutador, que es 128 para Ethernet.
En cada paquete agregado, cada PIC de 100 Gigabit Ethernet consume dos miembros. Por lo tanto, un paquete agregado que consiste exclusivamente en PIC de 100 Gigabit Ethernet admite un máximo de la mitad del límite de software para el número de miembros. Por lo tanto, con un máximo de 16 enlaces, se admiten hasta 8 enlaces de 100 Gigabit Ethernet.
No se permite combinar PIC 100 Gigabit Ethernet en interfaces agregadas con otras PIC Ethernet. Sin embargo, otras PIC Ethernet también se pueden configurar dentro del mismo T1600 con PIC de Ethernet de 100 Gigabit y utilizarse en interfaces agregadas independientes.
Varias PIC Ethernet de 100 Gigabit tipo 4 (Juniper Networks) en un enrutador T1600 se pueden combinar en un paquete Ethernet agregado estático para conectarse a un tipo diferente de PIC de Ethernet de 100 gigabits en un enrutador remoto (Juniper Networks u otros proveedores). LACP no es compatible con esta configuración.
Agregación de vínculos de velocidad mixta o modo mixto:
A partir de Junos OS versión 13.2, Ethernet agregada admite velocidades y modos mixtos en la PIC de Ethernet de 100 Gigabits.
La protección de vínculos estáticos y el Protocolo de control de agregación de vínculos (LACP) se admiten en vínculos Ethernet agregados mixtos configurados en una PIC de Ethernet de 100 Gigabit.
Al configurar un vínculo Ethernet agregado mixto en una PIC de 100 Gigabit Ethernet, asegúrese de agregar las interfaces de 50 Gigabit Ethernet de la PIC de 100 Gigabit Ethernet al paquete de Ethernet agregado. Además, ambas interfaces de 50 Gigabit Ethernet deben incluirse en el mismo paquete Ethernet agregado.
Para un evento de vínculo físico único de un vínculo Ethernet agregado configurado en una PIC de 100 Gigabit Ethernet, el valor de rendimiento de pérdida de paquetes es el doble del valor original debido a las dos interfaces de 50 Gigabit Ethernet de la PIC de 100 Gigabit Ethernet.
Motor de reenvío de paquetes de software: admite toda la clasificación PIC de Gigabit Ethernet, filtro de firewall, modelo de cola y funciones de reescritura.
Rendimiento del tráfico de salida: el rendimiento máximo de salida es de 100 gigabits por segundo en la interfaz física, con 50 gigabits por segundo en las dos interfaces lógicas asignadas.
Rendimiento del tráfico de entrada: el rendimiento máximo de entrada es de 100 gigabits por segundo en la interfaz física, con 50 gigabits por segundo en las dos interfaces lógicas asignadas. Para lograr un rendimiento de tráfico de entrada de 100 gigabits por segundo, utilice uno de los modos de interoperabilidad que se describen a continuación. Por ejemplo, si no se utiliza el modo de dirección de VLAN cuando se conecta a una interfaz remota de 100 gigabits por segundo (es decir, en una PIC diferente de 100 gigabits por segundo en un enrutador de Juniper Networks o en un equipo de otro proveedor), todo el tráfico de entrada intentará utilizar uno de los motores de reenvío de paquetes de 50 gigabits por segundo. en lugar de distribuirse entre los dos motores de reenvío de paquetes de 50 gigabits por segundo, lo que da como resultado un rendimiento de entrada de un total de 50 gigabits por segundo.
Modos de interoperabilidad: la PIC de 100 Gigabit Ethernet admite la interoperabilidad con la configuración directa en uno de los dos modos de opción de reenvío siguientes:
Modo de multidifusión SA: en este modo, la PIC de 100 Gigabit Ethernet admite la interconexión con otras PIC de 100 Gigabit Ethernet de Juniper Networks (Modelo: Solo PD-1CE-CFP).
Modo de dirección VLAN: en este modo, la PIC de 100 Gigabit Ethernet tipo 4 con CFP admite la interoperabilidad con interfaces de 100 Gigabit Ethernet de otros proveedores solamente.
Consulte también
Configuración de PIC de 100 Gigabit Ethernet tipo 4 con CFP
Puede configurar las siguientes funciones en la PIC de 100 Gigabit Ethernet tipo 4 con CFP (PD-1CE-CFP-FPC4):
Encapsulación flexible de servicios Ethernet
Dirección de origen Filtrado MAC
Dirección de destino filtrado MAC
Contabilidad MAC en RX
Canales definidos por dos etiquetas VLAN apiladas
Canales definidos por flex-vlan-tagging
Servicio IP para etiquetas VLAN apiladas
Reescritura de capa 2
Las siguientes funciones no son compatibles con la PIC de 100 Gigabit Ethernet tipo 4 con CFP:
TPID múltiple
Servicio IP para TPID no estándar
Aprendizaje de MAC
Vigilancia de MAC
Para la PIC de 100 Gigabit Ethernet tipo 4 con CFP, solo se admiten los comandos PIC0
online
yoffline
CLI. No se admiten los comandos PIC1online
yoffline
CLI.Cada PIC de 100 Gigabit Ethernet tipo 4 con CFP crea dos
et-
interfaces físicas, definidas como interfaces físicas de 50 gigabits en el motor de enrutamiento y el motor de reenvío de paquetes. De forma predeterminada, se trata de interfaces físicas independientes y no están configuradas como una interfaz Ethernet agregada.
Para configurar una PIC de 100 Gigabit Ethernet tipo 4 con CFP:
Cuando se utiliza el show interfaces extensive
comando con una PIC de 100 Gigabit Ethernet tipo 4 con CFP, la sección "Estadísticas de filtro" no se mostrará porque el hardware no incluye esos contadores.
Consulte también
Configuración del modo de dirección de VLAN para PIC de 100 Gigabit Ethernet tipo 4 con CFP
En Junos OS versión 10.4 y posteriores, puede configurar la PIC de 100 Gigabit Ethernet tipo 4 con CFP (PD-1CE-CFP-FPC4) para interoperar con enrutadores que utilizan interfaces 100 gigabit Ethernet de otros proveedores mediante la forwarding-mode
instrucción con la vlan-steering
opción en el [edit chassis fpc slot pic slot]
nivel de jerarquía. Al ingresar, el enrutador compara el ID de VLAN externo con la combinación de ID de VLAN definido por el usuario y máscara de VLAN y dirige el paquete en consecuencia. Puede programar un ID de VLAN personalizado y la máscara correspondiente para PFE0.
Información general sobre el modo de dirección de VLAN:
En el modo de dirección VLAN, los parámetros de multidifusión de SA no se utilizan para la dirección de paquetes.
En el modo de dirección de bits de multidifusión de SA, el ID de VLAN y las máscaras de VLAN no se utilizan para la dirección de paquetes.
La configuración para establecer el modo de distribución de paquetes y la regla de dirección de VLAN se realiza mediante comandos de CLI. Ambos comandos de CLI dan como resultado un reinicio de PIC.
Hay tres tipos posibles de etiquetas de paquete de entrada:
Paquete de entrada sin etiquetar: el paquete se envía a PFE1.
Paquete de entrada con una VLAN: el paquete se reenvía al PFE correspondiente según el ID de VLAN.
Paquete de entrada con dos VLAN: el paquete se reenvía al PFE correspondiente según el ID de VLAN externo.
Si no se configura ninguna regla de VLAN, todos los paquetes etiquetados se distribuyen a PFE0.
Las reglas de VLAN describen cómo el enrutador distribuye los paquetes. La CLI proporciona dos reglas de VLAN:
Regla par e impar: los ID de VLAN de número impar van a PFE1; número par de ID de VLAN van a PFE0.
Regla Hi-Low: los ID de VLAN del 1 al 2047 van a PFE0; Los ID de VLAN 2048 a 4096 van a PFE1.
Cuando la PIC de 100 Gigabit Ethernet tipo 4 con CFP se configura en el modo de dirección VLAN, se puede configurar en un modo de dos interfaces físicas o en el modo Ethernet agregado (AE):
Modo de dos interfaces físicas: cuando la PIC está en el modo de dos interfaces físicas, crea las interfaces
et-x/0/0:0
físicas yet-x/0/0:1
. Cada interfaz física puede configurar su propia interfaz lógica y VLAN. La CLI aplica las siguientes restricciones en el momento de la confirmación:La configuración del ID de VLAN debe cumplir con la regla de VLAN seleccionada.
La restricción anterior implica que no se puede configurar el mismo ID de VLAN en ambas interfaces físicas.
Modo AE: cuando la PIC está en modo Ethernet agregado, las dos interfaces físicas de la misma PIC se agregan a una interfaz física AE. El tráfico de salida de PIC se basa en un algoritmo hash interno de AE. La dirección del tráfico de entrada de PIC se basa en la regla de ID de VLAN personalizada. La CLI aplica las siguientes restricciones en el momento de la confirmación:
El PIC AE que funciona en el modo de dirección VLAN incluye ambos enlaces de esa PIC y solo los enlaces de esa PIC.
El PIC AE que funciona en modo de dirección multidifusión SA puede incluir más de un PIC 100 Gigabit Ethernet Tipo 4 con CFP para alcanzar más de 100 gigabit de capacidad Ethernet.
Para configurar el modo de multidifusión SA, utilice el set chassis fpc slot pic slot forwarding-mode sa-multicast
comando.
Modo de multidifusión SA
Para configurar el modo de multidifusión SA en una PIC de 100 Gigabit Ethernet tipo 4 de Juniper Networks con CFP en FPC 0, PIC 0 para interconexión con otra PIC de 100 Gigabit Ethernet de Juniper Networks, use el set chassis fpc slot pic slot forwarding-mode sa-multicast
comando. Puede usar el show forwarding-mode
comando para ver la configuración resultante, como se indica a continuación:
[edit chassis fpc slot pic slot] user@host# show forwarding-mode forwarding-mode { sa-multicast; }
Modo de dirección de VLAN
Para configurar la PIC de 100 Gigabit Ethernet tipo 4 de Juniper Networks con CFP para el modo de dirección VLAN para la interoperación con una interfaz de 100 Gigabit Ethernet desde el enrutador de otro proveedor, use el set chassis fpc slot pic slot forwarding-mode vlan-steering
comando con la vlan-rule (high-low | odd-even)
instrucción. Puede usar el show forwarding-mode
comando para ver la configuración resultante, como se indica a continuación:
[edit chassis fpc slot pic slot] user@host# show forwarding-mode forwarding-mode { vlan-steering { vlan-rule odd-even; } }
Consulte también
Descripción general de la PIC de 100 Gigabit Ethernet tipo 5 con CFP
La PIC de 100 Gigabit Ethernet es una PIC de 100 Gigabit Ethernet tipo 5 de 1 puerto con transceptor conectable (CFP) de factor de forma C con número de modelo PF-1CGE-CFP.
Las siguientes funciones son compatibles con PIC de 100 Gigabit Ethernet tipo 5 con CFP:
Acceso a todos los contadores de puertos 100 Gigabit Ethernet a través de SNMP.
Filtrado, contabilidad, vigilancia y aprendizaje de MAC a nivel de interfaz lógica para el control de acceso a medios de origen (MAC).
Canales definidos por dos etiquetas VLAN apiladas.
Canales definidos por
flex-vlan-tagging
.Servicio IP para etiquetas VLAN apiladas.
Definir la operación de reescritura que se aplicará a las tramas entrantes y salientes en las interfaces lógicas de esta PIC.
Nota:Solo se admite el 0x8100 identificador de protocolo de etiqueta (TPID).
Encapsulaciones de interfaz, como las siguientes:
untagged
: encapsulación predeterminada cuando no se configura otra encapsulación.Sólo puede configurar una interfaz lógica (unidad 0) en el puerto.
No puede incluir la
vlan-id
instrucción en la configuración de la interfaz lógica.
vlan-tagging
: habilite el etiquetado de VLAN para todas las interfaces lógicas de la interfaz física.stacked-vlan-tagging
: habilite el etiquetado VLAN apilado para todas las interfaces lógicas de la interfaz física.ethernet-ccc
—Conexión cruzada Ethernet.ethernet-tcc
—Conexión cruzada de traducción de Ethernet.vlan-ccc
—Etiquetado 802.1Q para una conexión cruzada.vlan-tcc
—Conexión cruzada de traducción de LAN virtual (VLAN).extended-vlan-ccc
—Etiquetado TPID estándar para una conexión cruzada Ethernet.extended-vlan-tcc
—Etiquetado TPID estándar para una conexión cruzada traslacional Ethernet.flexible-ethernet-services
: permite la configuración de encapsulación Ethernet por unidad.ethernet-vpls
—Servicio LAN privada virtual Ethernet.vlan-vpls
—Servicio LAN privada virtual VLAN.
También se admiten los siguientes protocolos de capa 3:
IPv4
IPv6
MPLS
Funciones de control de entrada/salida de datos de gestión (MDIO) que cumplen con el Acuerdo de múltiples fuentes (MSA) de CFP (dependen del transceptor).
Agregación de vínculos 802.3:
La configuración de la PIC de 100 Gigabit Ethernet tipo 5 con CFP cumple con la de la PIC de 1 Gigabit o 10 Gigabit Ethernet existente y las interfaces Ethernet agregadas.
Modo de interoperabilidad: interoperabilidad con la PIC de 100 Gigabit Ethernet tipo 4 con CFP mediante la configuración en
sa-multicast
modo de reenvío.MIB de control de acceso a medios (MAC) Ethernet específico para empresas de Juniper Networks
La PIC de 100 Gigabit Ethernet tipo 5 con CFP es compatible con todas las funciones de clasificación PIC de Gigabit Ethernet, filtros de firewall, modelo de cola y funcionalidad de reescritura de capa 2 de las PIC de Gigabit Ethernet. Para configurar estos parámetros, consulte Configuración de políticas de Gigabit Ethernet, Configuración de políticas de Gigabit Ethernet y Descripción general de apilar y reescribir etiquetas VLAN de Gigabit Ethernet.
Una FPC tipo 5 puede admitir hasta dos PIC de Ethernet de 100 Gigabit. Ambos PIC (es decir, PIC 0 y PIC 1) pueden estar fuera de línea o en línea de forma independiente.
Las siguientes funciones no son compatibles con la PIC de 100 Gigabit Ethernet tipo 5 con CFP:
Filtrado, contabilidad y políticas de MAC para MAC de destino en el nivel de interfaz lógica.
Nota:Dado que no se admite el filtrado MAC de destino, el hardware está configurado para aceptar todos los paquetes de multidifusión. Esta configuración permite que el protocolo OSPF funcione.
Aplicadores de MAC premium en el nivel de interfaz lógica.
Filtrado, contabilidad y vigilancia de MAC a nivel de interfaz física.
Múltiples TPID.
Servicio IP para TPID no estándar.
Tabla 4 enumera las capacidades de PIC 100 Gigabit Ethernet tipo 5 con CFP.
Capacidad |
Soporte |
---|---|
Número máximo de interfaces lógicas por PIC |
4093 |
Número máximo de interfaces lógicas por puerto |
Para IPv4 el límite es 4093. Para IPv6 el límite es 1022. |
Consulte también
Interoperabilidad de interfaces Ethernet de 100 Gigabit
El sistema operativo Junos de Juniper Networks (Junos OS) admite una variedad de interfaces Ethernet de 100 Gigabit. El estándar Ethernet de 100 Gigabits, introducido por IEEE 802.3ba-2010, permite la transmisión de tramas Ethernet a una velocidad de 100 gigabits por segundo (Gbps). Se utiliza para la transmisión a muy alta velocidad de señales de voz y datos a través de las numerosas redes mundiales de fibra óptica.
La interoperabilidad de interfaz se refiere a la capacidad de una interfaz para interoperar con otras interfaces de enrutador. Puede habilitar la interoperabilidad entre diferentes interfaces de 100 Gigabit Ethernet realizando tareas de configuración específicas. En las secciones siguientes se enumeran las interfaces de 100 Gigabit Ethernet, las interfaces interoperables correspondientes y los vínculos a las tareas de interoperabilidad e información de referencia.
- Interoperabilidad del MIC-3D-1X100GE-CFP con PIC en otros enrutadores
- Interoperabilidad del MPC MPC4E-3D-2CGE-8XGE con PIC en otros enrutadores
- Interoperabilidad de la PIC P1-PTX-2-100GE-CFP con PIC en otros enrutadores
- Interoperabilidad del PIC PD-1CE-CFP-FPC4 con PIC o MIC en otros enrutadores
Interoperabilidad del MIC-3D-1X100GE-CFP con PIC en otros enrutadores
Tabla 5 enumera la interoperabilidad con el MIC de 100 Gigabit Ethernet con CFP.
Interopera con... |
Para más información... |
|
serie T |
PIC de 100 Gigabit Ethernet con CFP (tipo 4) (PD-1CE-CFP-FPC4) |
Interoperabilidad del MPC MPC4E-3D-2CGE-8XGE con PIC en otros enrutadores
Tabla 6 enumera la interoperabilidad con el MPC4E.
Interopera con... |
Para más información... |
|
serie T |
PIC de 100 Gigabit Ethernet con CFP (tipo 4) (PD-1CECFP- FPC4) |
Interoperabilidad de la PIC P1-PTX-2-100GE-CFP con PIC en otros enrutadores
Tabla 7 enumera la interoperabilidad con PIC de 100 Gigabit Ethernet con CFP (tipo 5).
Interopera con... |
Para más información... |
|
serie T |
PIC de 100 Gigabit Ethernet con CFP (tipo 4) (PD-1CE-CFP-FPC4) |
Interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y P1-PTX-2-100GE-CFP |
Interoperabilidad del PIC PD-1CE-CFP-FPC4 con PIC o MIC en otros enrutadores
Tabla 8 enumera la PIC de 100 Gigabit Ethernet con CFP (tipo 4).
Interopera con... |
Para más información... |
|
serie T |
PIC de 100 Gigabit Ethernet con CFP (tipo 5) (PF-1CGE-CFP) |
|
serie MX |
MIC de 100 Gigabit Ethernet con CFP (MIC3-3D- 1X100GE-CFP) |
|
Puertos 100 Gigabit Ethernet en el MPC4E |
||
serie PTX |
PIC de 100 Gigabit Ethernet con CFP (tipo 5) (P1- PTX-2-100GE-CFP) |
Interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y P1-PTX-2-100GE-CFP |
Consulte también
Interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y PF-1CGE-CFP
Puede habilitar la interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y PF-1CGE-CFP de la siguiente manera:
Habilitación del modo de dirección de bits de multidifusión de dirección de origen (SA) en la PIC PF-1CGE-CFP de 100 Gigabit Ethernet.
Configuración de las dos interfaces físicas de 50 Gigabit Ethernet en la PIC PD-1CE-CFP-FPC4 de 100 Gigabit Ethernet como una interfaz física Ethernet agregada.
El modo de multidifusión SA utiliza el bit de multidifusión en la dirección MAC de origen para la dirección de paquetes. De forma predeterminada, el bit de multidifusión SA se establece en 0 para todos los paquetes enviados por la PIC PF-1CGE-CFP de 100 Gigabit Ethernet. La PIC PD-1CE-CFP-FPC4 de 100 Gigabit Ethernet examina el bit y los reenvía al motor de reenvío de paquetes 0 o al motor de reenvío de paquetes 1. Cuando la PIC envía un paquete, el bit de multidifusión se establece en función del número del motor de reenvío de paquetes de salida (0 o 1).
El modo de dirección de paquetes predeterminado para PD-1CE-CFP-FPC4 es el modo de bits de multidifusión SA. No se requiere ninguna configuración de multidifusión de SA para habilitar este modo.
PD-1CE-CFP-FPC4 utiliza dos motores de reenvío de paquetes de 50 Gpbs para lograr un rendimiento de 100 Gbps. Las interfaces físicas de 50 Gigabit Ethernet se crean cuando se conecta la PIC de 100 Gigabit Ethernet. Las dos interfaces físicas son visibles y se permite la configuración en ambas interfaces físicas. Debe configurar las interfaces físicas en PD-1CE-CFP-FPC4 en modo de grupo de agregación de vínculos estáticos (LAG) sin activar el Protocolo de control de agregación de vínculos (LACP). Esto garantiza que una única interfaz agregada de 100 Gigabit sea visible en el vínculo que se conecta a la PIC PF-1CGE-CFP de 100 Gigabit Ethernet en lugar de dos interfaces independientes de 50 Gigabit Ethernet.
Si intenta habilitar la interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y PF-1CGE-CFP sin configurar PD-1CE-CFP-FPC4 (con dos interfaces de 50 Gigabit Ethernet) en modo LAG estático, hay problemas en los protocolos de reenvío o enrutamiento. Por ejemplo, si crea dos interfaces lógicas sin etiquetar, una en cada una de las dos interfaces de 50 Gigabit Ethernet en PD-1CE-CFP-FPC4 y una interfaz lógica sin etiquetar en PF-1CGE-CFP, entonces PF-1CGE-CFP no aprenderá acerca de una de las interfaces de 50 Gigabit Ethernet en PD-1CE-CFP-FPC4.
Consulte también
Configuración de la interoperabilidad entre las PIC de 100 Gigabit Ethernet PF-1CGE-CFP y PD-1CE-CFP-FPC4
Puede habilitar la interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y PF-1CGE-CFP realizando las siguientes tareas:
Configuración del modo de dirección de bits de multidifusión SA en la PIC PF-1CGE-CFP de 100 Gigabit Ethernet
Para habilitar la interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y PF-1CGE-CFP, debe habilitar el modo de dirección de bits de multidifusión (SA) en PF-1CGE-CFP.
Para configurar el modo de multidifusión SA en PF-1CGE-CFP:
El modo de dirección de paquetes predeterminado para la PIC PD-1CE-CFP-FPC4 de 100 Gigabit Ethernet es el modo de bits de multidifusión SA. No se requiere ninguna configuración de multidifusión de SA para habilitar este modo.
Consulte también
Interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y P1-PTX-2-100GE-CFP
Puede habilitar la interoperabilidad entre la PIC PD-1CE-CFP-FPC4 de 100 Gigabit Ethernet y la PIC P1-PTX-2-100GE-CFP de 100 Gigabit Ethernet de la siguiente manera:
Configuración de las dos interfaces físicas de 50 Gigabit Ethernet en la PIC PD-1CE-CFP-FPC4 de 100 Gigabit Ethernet como una interfaz física Ethernet agregada.
Configuración del modo de dirección de bits de multidifusión (SA) en la PIC P1-PTX-2-100GE-CFP de 100 Gigabit Ethernet.
El modo de dirección de bits de multidifusión SA utiliza el bit de multidifusión en la dirección MAC de origen para la dirección de paquetes.
Cuando el modo de dirección de bits de multidifusión SA está configurado en un puerto 100-Gigabit Ethernet del enrutador de transporte de paquetes de la serie PTX, no se admiten VLAN para ese puerto.
La PIC PD-1CE-CFP-FPC4 de 100 Gigabit Ethernet utiliza dos motores de reenvío de paquetes de 50 Gpbs para lograr una transferencia de datos de 100 Gbps. Las interfaces físicas de 50 Gigabit Ethernet se crean cuando se conecta la PIC de 100 Gigabit Ethernet. Las dos interfaces físicas son visibles y se permite la configuración en ambas interfaces físicas. Debe configurar las interfaces físicas en la PIC PD-1CE-CFP-FPC4 de 100 Gigabit Ethernet en modo de grupo de agregación de vínculos estáticos (LAG) sin activar el Protocolo de control de agregación de vínculos (LACP). Esto garantiza que una única interfaz agregada de 100 Gigabit sea visible en el enlace que conecta a la PIC P1-PTX-2-100GE-CFP de 100 Gigabit Ethernet.
En la PIC PD-1CE-CFP-FPC4 de 100 Gigabit Ethernet, los paquetes de entrada se reenvían al motor de reenvío de paquetes número 0 o 1 según el bit de multidifusión SA del paquete recibido. El bit de multidifusión SA de los paquetes de salida se establece en función de si el paquete se reenvía desde el motor de reenvío de paquetes número 0 o 1. Como el modo de dirección de paquetes predeterminado es el modo de dirección de bits de multidifusión SA, no es necesaria ninguna configuración para habilitar este modo.
En la PIC P1-PTX-2-100GE-CFP de 100 Gigabit Ethernet, el bit de multidifusión SA se ignora en los paquetes de entrada. Cuando el modo de dirección de bits de multidifusión SA está habilitado, el bit de multidifusión de SA en los paquetes de salida se establece en 0 o 1 según el valor hash de flujo calculado internamente por el complejo Motor de reenvío de paquetes para cada paquete. No se requiere ninguna configuración de CLI para generar el valor hash de flujo, ya que este cálculo se realiza automáticamente. El algoritmo hash de flujo utiliza campos en el encabezado del paquete para calcular el valor hash de flujo. De forma predeterminada, el bit de multidifusión SA se establece en 0 en los paquetes de salida. Debe configurar el modo de dirección de bits de multidifusión SA para habilitar la interoperabilidad con la PIC PD-1CE-CFP-FPC4 de 100 Gigabit Ethernet.
Si intenta habilitar la interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y P1-PTX-2-100GE-CFP sin configurar PD-1CE-CFP-FPC4 (con dos interfaces de 50 Gigabit Ethernet) en modo LAG estático, hay problemas en los protocolos de reenvío o enrutamiento. Por ejemplo, si crea dos interfaces lógicas sin etiquetar (una en cada una de las dos interfaces de 50 Gigabit Ethernet) en el PD-1CE-CFP-FPC4 y una interfaz lógica sin etiquetar en el P1-PTX-2-100GE-CFP, entonces P1-PTX-2-100GE-CFP no aprende acerca de una de las interfaces de 50 Gigabit Ethernet en PD-1CE-CFP-FPC4.
Consulte también
Configuración de la interoperabilidad entre las PIC de 100 Gigabit Ethernet P1-PTX-2-100GE-CFP y PD-1CE-CFP-FPC4
Puede habilitar la interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y P1-PTX-2-100GE-CFP realizando las siguientes tareas:
- Configuración del modo de dirección de bits de multidifusión SA en PIC P1-PTX-2-100GE-CFP de 100 Gigabit Ethernet
- Configuración de dos interfaces físicas de 50 Gigabit Ethernet en la PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 como una interfaz Ethernet agregada
Configuración del modo de dirección de bits de multidifusión SA en PIC P1-PTX-2-100GE-CFP de 100 Gigabit Ethernet
Para habilitar la interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y P1-PTX-2-100GE-CFP, debe activar el modo de dirección de bits de multidifusión de dirección de origen (SA) en P1-PTX-2-100GE-CFP.
Cuando configure el modo de dirección de bits de multidifusión SA en la PIC P1-PTX-2-100GE-CFP de la serie PTX, se recomienda no configurar los puertos PIC como vínculos miembro de una interfaz Ethernet agregada, ya que esto impide el equilibrio de carga en la PIC PD-1CE-CFP-FPC4 de la serie T de emparejamiento. Esta PIC de la serie T debe estar en modo Ethernet agregado para compartir ancho de banda entre sus dos interfaces Ethernet de 50 Gigabit.
Para configurar el modo de dirección de bits de multidifusión SA en la PIC P1-PTX-2-100GE-CFP de 100 Gigabit Ethernet:
Como el modo de dirección de paquetes predeterminado para la PIC PD-1CE-CFP-FPC4 de 100 Gigabit Ethernet es el modo de dirección de bits de multidifusión SA, no es necesaria ninguna configuración para habilitar este modo.
Configuración de dos interfaces físicas de 50 Gigabit Ethernet en la PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 como una interfaz Ethernet agregada
Para habilitar la interoperabilidad entre las PIC de 100 Gigabit Ethernet PD-1CE-CFP-FPC4 y PF-1CGE-CFP o P1-PTX-2-100GE-CFP, debe configurar las dos interfaces físicas de 50 Gigabit Ethernet en PD-1CE-CFP-FPC4 como una interfaz física Ethernet agregada. Esto garantiza que una única interfaz agregada de 100 Gigabit sea visible en el vínculo que se conecta a PF-1CGE-CFP o P1-PTX-2-100GE-CFP en lugar de dos interfaces independientes de 50 Gigabit Ethernet.
Cuando la PIC está en modo Ethernet agregado, las dos interfaces físicas en la misma PIC se agregan en una interfaz física Ethernet agregada. Cuando la PIC se configura con dos interfaces físicas, crea las interfaces físicas et-fpc/pic/0:0 y et-fpc/pic/0:1, donde fpc es el número de ranura FPC y pic es el número de ranura PIC. Por ejemplo, para configurar dos interfaces físicas para la ranura PIC 0 en la ranura 5 de FPC:
Consulte también
Tabla de historial de cambios
La compatibilidad de la función depende de la plataforma y la versión que utilice. Utilice Feature Explorer a fin de determinar si una función es compatible con la plataforma.