Help us improve your experience.

Let us know what you think.

Do you have time for a two-minute survey?

 
 

Corrección de errores hacia adelante (FEC) y tasa de errores de bits (BER)

Las interfaces de red de transporte óptico (OTN) utilizan la tasa de errores de bits (BER) de corrección de errores previa al reenvío (pre-FEC) para supervisar la condición de un vínculo OTN. Use este tema para obtener más información sobre cómo se supervisan los vínculos OTN y los modos FEC admitidos en los dispositivos.

Descripción general

Las interfaces ópticas de la serie PTX admiten la supervisión del estado de un vínculo óptico mediante la tasa de error de corrección de errores (BER) de corrección de errores pre-forward (pre-FEC). Los siguientes PIC admiten el monitoreo BER pre-FEC:

  • P1-PTX-2-100G-WDM

  • P2-100GE-OTN

  • P1-PTX-24-10G-W-SFPP

Los PIC utilizan la corrección de errores hacia adelante (FEC) para corregir errores de bits en los datos recibidos. Mientras el BER pre-FEC esté por debajo del límite FEC, todos los errores de bits se identifican y corrigen correctamente y, por lo tanto, no se produce ninguna pérdida de paquetes. El sistema monitorea el BER pre-FEC en cada puerto. Esto proporciona una advertencia temprana de la degradación del enlace. Mediante la configuración de un umbral e intervalo BER pre-FEC adecuados, se habilita la PIC para que realice acciones preventivas antes de que se alcance el límite FEC. Si combina la lógica del umbral BER pre-FEC con el reenrutamiento rápido MPLS, puede evitar o minimizar la pérdida de paquetes.

Debe especificar tanto el umbral de degradación de la señal (ber-threshold-signal-degrade) como el intervalo (intervalo) para la interfaz. El umbral define los criterios BER para una condición de degradación de señal y el intervalo define la duración mínima durante la cual el BER debe superar el umbral antes de que se active una alarma. La relación entre el umbral y el intervalo se ilustra en Figura 1. Después de activar una alarma, si el BER vuelve a un nivel por debajo del valor de umbral claro (ber-threshold-clear), la alarma se borra.

Figura 1: Monitoreo BER pre-FECMonitoreo BER pre-FEC

Con la supervisión BER pre-FEC habilitada, cuando se alcanza el umbral de degradación de señal pre-FEC BER configurado, el PIC detiene el reenvío de paquetes a la interfaz remota y genera una alarma de interfaz. Los paquetes de entrada se siguen procesando. Si se utiliza la supervisión BER pre-FEC con el reenrutamiento rápido MPLS u otro método de protección de vínculos, el tráfico se redirige a una interfaz diferente.

También puede configurar el reenrutamiento rápido hacia atrás para insertar el estado pre-FEC local en las tramas ópticas transmitidas, notificando a la interfaz remota la degradación de la señal. La interfaz remota puede utilizar la información para redirigir el tráfico a una interfaz diferente. Si utiliza la supervisión BER pre-FEC junto con el reenrutamiento rápido hacia atrás, la notificación de la degradación de la señal y el reenrutamiento del tráfico se produce en menos tiempo del requerido a través de un protocolo de capa 3.

Incluya las instrucciones y backward-frr-enable en el nivel jerárquico para habilitar la supervisión BER previa a FEC signal-degrade-monitor-enable y el [edit interfaces interface-name otn-options preemptive-fast-reroute] reenrutamiento rápido hacia atrás.

Nota:

Cuando configure la supervisión de degradación de señal BER pre-FEC, se recomienda configurar las signal-degrade-monitor-enable instrucciones y las backward-frr-enable instrucciones.

También puede configurar los umbrales BER pre-FEC que generan o borran una alarma de degradación de señal y el intervalo de tiempo para los umbrales. Si los umbrales BER y el intervalo no están configurados, se utilizan los valores predeterminados.

Cuando una alarma de degradación de señal recibida está activa y la reenrutamiento rápido hacia atrás está habilitada, se inserta un indicador específico en la sobrecarga óptica transmitida. El PIC remoto en el extremo opuesto del vínculo monitorea la sobrecarga óptica, lo que permite que ambos extremos inicien el reenrutamiento del tráfico en caso de una condición de degradación de la señal. Cuando se borra la condición de degradación de la señal, el indicador de sobrecarga vuelve a su estado normal.

El valor del umbral de degradación de señal BER pre-FEC define una cantidad específica de margen del sistema en relación con el límite de corrección BER (o límite FEC) del decodificador FEC receptor del PIC. Cada PIC tiene un límite de FEC establecido: es intrínseco a la implementación del decodificador FEC.

Nota:

Los ejemplos a continuación utilizan mediciones defactor Q 2 (también conocidas como factor Q). El factor Q2 se expresa en unidades de decibelios en relación con un factor Q2 de cero (dBQ). El factorQ 2 le permite describir el margen del sistema en términos lineales en contraste con los valores BER, que son de naturaleza no lineal. Después de determinar los umbrales, debe convertir los valores de umbral de Q2 factor a BER para introducirlos en la CLI mediante notación científica. BER se puede convertir a Q2-factor usando la siguiente ecuación:

Consejo:

Para convertir entre Q2-factor y BER en un programa de hoja de cálculo, puede aproximar los valores mediante las siguientes fórmulas:

  • Para calcular el factor Q2:

  • Para calcular el BER:

Incluya las ber-threshold-signal-degradeinstrucciones, ber-threshold-clear, y interval en el nivel de [edit interfaces interface-name otn-options signal-degrade] jerarquía para configurar los umbrales BER y el intervalo de tiempo.

Nota:

La configuración de un umbral BER alto para la degradación de la señal y un intervalo largo podría hacer que el registro interno del contador esté saturado. El enrutador ignora dicha configuración y, en su lugar, se utilizan los valores predeterminados. Se registra un mensaje de registro del sistema para este error.

Degradación de la señal y borrado de los valores umbral para PIC

Tabla 1 muestra la relación entre el límite fijo de FEC, el umbral de degradación de señal configurable y el umbral claro configurable para diferentes PIC. En este ejemplo, se ha establecido aproximadamente 1 dBQ de margen del sistema entre el límite FEC, el umbral de degradación de señal y el umbral claro.

Tabla 1: Ejemplo: degradación de la señal y borrado de valores umbral a 1 dBQ

PIC

Tipo de FEC

Límite de FEC

Umbral de degradación de señal

Umbral claro

Q2 factores BER Q2 factores BER Q2 factores BER

P1-PTX-2-100G-WDM

SD-FEC

6,7 dBQ

1.5E–2

7,7 dBQ

7.5E–3

8,7 dBQ

3.0E–3

P2-100GE-OTN

G.709 GFEC

11,5 dBQ

8.0E–5

12,5 dBQ

1.1E–5

13,5 dBQ

1.0E–6

P1-PTX-24-10G-W-SFPP

G.975.1 I.4 (UFEC)

9,1 dBQ

2.2E–3

10,1 dBQ

6.9E–4

11,1 dBQ

1.6E–4

G.975.1 I.7 (EFEC)

9,6 dBQ

1.3E–3

10,6 dBQ

3.6E–4

11,6 dBQ

7.5E–5

G.709 GFEC

11,5 dBQ

8,0E–5

12,5 dBQ

1.1E–5

13,5 dBQ

1,0E–6

Para ajustar el umbral de degradación de la señal, primero debe decidir un nuevo objetivo de margen del sistema y luego calcular el valor BER respectivo (usando la ecuación para convertir de Q2 factor a BER). Tabla 2 muestra los valores si se requieren 3 dBQ de margen del sistema en relación con el límite FEC para el umbral de degradación de la señal (manteniendo el umbral claro en 1 dBQ en relación con el umbral de degradación de la señal).

La elección del margen del sistema es subjetiva, ya que es posible que desee optimizar sus umbrales en función de diferentes características de vínculo y objetivos de tolerancia a fallos y estabilidad. Para obtener orientación sobre cómo configurar la supervisión BER previa a la FEC y los umbrales BER, comuníquese con su representante de Juniper Networks.

Tabla 2: Ejemplo: degradación de la señal y eliminación de umbrales después de la configuración

PIC

Tipo de FEC

Límite de FEC

Umbral de degradación de señal

Umbral claro

Q2 factores BER Q2 factores BER Q2 factores BER

P1-PTX-2-100G-WDM

SD-FEC

6,7 dBQ

1,5E–2

9,7 dBQ

1.1E–3

10,7 dBQ

2.9E–4

P2-100GE-OTN

G.709 GFEC

11,5 dBQ

8,0E–5

14,5 dBQ

4.9E–8

15,5 dBQ

1.1E–9

P1-PTX-24-10G-W-SFPP

G.975.1 I.4 (UFEC)

9,1 dBQ

2.2E–3

12,1 dBQ

2.8E–5

13,1 dBQ

3.1E–6

G.975.1 I.7 (EFEC)

9,6 dBQ

1.3E–3

12,6 dBQ

1.1E–5

13,6 dBQ

9.1E–7

G.709 GFEC

11,5 dBQ

8,0E–5

14,5 dBQ

4.8E–8

15,5 dBQ

1.1E–9

Modos de corrección de errores hacia adelante admitidos

En esta sección se describen los modos FEC admitidos en diferentes enrutadores a nivel [edit interfaces interface-name otn-options] .

Enrutadores serie MX

Tabla 3: Modos FEC compatibles con los enrutadores de la serie MX

Tarjeta de línea

Modo FEC

Velocidad del puerto

MPC5E-40G10G

(gfec | efec | none | ufec)

10G

MPC5E-100G10G

(gfec | efec | none | ufec)

10G y 100G (solo GFEC)

MIC6-10G-OTN

(gfec | efec | none | ufec)

10G

MIC6-100G-CFP2

(gfec | none )

100G (solo GFEC)

MIC3-100G-DWDM

gfec | hgfec | sdfec

100G

Enrutadores de la serie PTX

Tabla 4: Modos FEC admitidos en enrutadores de la serie PTX

Tarjeta de línea

Modo FEC Velocidad del puerto
P1-PTX-24-10G-W-SFPP

(gfec | efec | none | ufec)

10G

P2-10G-40G-QSFPP

(gfec | efec | none | ufec)

10G

P2-100GE-OTN

(gfec | ninguno)

100G (solo GFEC)

P1-PTX-2-100G-WDM

(gfec-sdfec)

100G

PTX-5-100G-WDM

(GFEC | SDFEC)

100G

Tabla 5: Enrutadores serie ACX

Dispositivo

Modo FEC Formato de modulación Velocidad del puerto
, ACX5448-D

SDFEC

QPSK

100G

, ACX5448-D

sdfec15

QPSK

100G

ACX5448-D

hgfec

QPSK

100G

, ACX5448-D SDFEC15

8-QAM

200 G

, ACX5448-D SDFEC15

16-QAM

200 G

Modos de corrección de errores de reenvío admitidos en enrutadores de la serie PTX

Tabla 6 enumera los modos FEC compatibles con los enrutadores de la serie PTX en el [edit interfaces interface-name otn-options] nivel jerárquico.

Tabla 6: Modos FEC admitidos en enrutadores de la serie PTX

Tarjeta de línea

Modo FEC

Velocidad del puerto

Versión de Junos

P1-PTX-24-10G-W-SFPP

(gfec | efec | none | ufec)

10G

12,1X48, 12,3, 13,2 (PTX5000)13,2R2 (PTX3000)

P2-10G-40G-QSFPP

(gfec | efec | none | ufec)

10G

14,1R2 (PTX5000)15.1F6 (PTX3000)

P2-100GE-OTN

(gfec | none )

100G (solo GFEC)

14.1

P1-PTX-2-100G-WDM

(gfec-sdfec)

100G

13,2 (PTX5000)13,3 (PTX3000)

PTX-5-100G-WDM

gfec | sdfec

100G

15.1F6

Modos de corrección de errores hacia adelante admitidos en ACX6360 enrutador

Tabla 7 enumera los modos FEC compatibles con enrutadores ACX6360 en el [edit interfaces interface-name optics-options] nivel jerárquico.

Tabla 7: Modos FEC admitidos en enrutadores ACX6360

Modo FEC

Formato de modulación

Velocidad del puerto

Versión de Junos

sdfec

QPSK

100G

18.3R1

sdfec15

QPSK

100G

18.3R1

sdfec15

8-QAM

200 G

18.3R1

sdfec15

16-QAM

200 G

18.3R1

Modos FEC compatibles en el enrutador ACX5448-D

Tabla 8 enumera los modos de corrección de errores de reenvío (FEC) compatibles con los enrutadores ACX5448-D. Puede configurar los modos FEC en el nivel jerárquico [edit interfaces interface-name optics-options] .

Tabla 8: Modos FEC compatibles con enrutadores ACX5448-D

Modo FEC

Formato de modulación

Velocidad del puerto

Junos OS

sdfec

QPSK

100 Gbps

19.2R1-S1

hgfec

QPSK

100 Gbps

19.2R1-S1

sdfec15

QPSK

100 Gbps

19.2R1-S1

sdfec15

8-QAM

200 Gbps

19.2R1-S1

sdfec15

16-QAM

200 Gbps

19.2R1-S1

Tabla de historial de cambios

La compatibilidad de la función depende de la plataforma y la versión que utilice. Utilice Feature Explorer a fin de determinar si una función es compatible con la plataforma.

Liberación
Descripción
18.3R1
A partir de Junos OS versión 18.3R1, las interfaces de transporte óptico en enrutadores ACX6360 admiten la supervisión del estado de un vínculo óptico mediante la tasa de error de bits (BER) de corrección de errores previa al reenvío (pre-FEC).