- play_arrow Visión general
- play_arrow Descripción de cómo la clase de servicio administra la congestión y define el comportamiento de reenvío de tráfico
- Comprender cómo la clase de servicio administra la congestión y controla los niveles de servicio en la red
- Cómo se aplica CoS al flujo de paquetes a través de una red
- Los componentes de CoS de Junos OS utilizados para administrar la congestión y controlar los niveles de servicio
- Asignación de entradas de componentes de CoS a salidas
- Configuración predeterminada del CoS de Junos OS
- Descripción general del flujo de paquetes a través del proceso de CoS de Junos OS
- Configuración del flujo básico de paquetes a través del proceso CoS de Junos OS
- Ejemplo: clasificación de todo el tráfico de un dispositivo remoto mediante la configuración de una clasificación fija basada en interfaz
- Tipos de interfaz que no admiten CoS de Junos OS
-
- play_arrow Configuración de la funcionalidad específica de la plataforma
- play_arrow Configuración de la clase de servicio en enrutadores metropolitanos universales serie ACX
- Descripción general de las características de CoS en los enrutadores de la serie ACX
- Descripción de las instrucciones de configuración de la CLI de CoS en enrutadores de la serie ACX
- Propagación de DSCP y CoS predeterminado en enrutadores de la serie ACX
- Configuración de CoS en enrutadores de la serie ACX
- Información general sobre clasificadores y reglas de reescritura en los niveles de interfaz global, física y lógica
- Configuración de clasificadores y reglas de reescritura en los niveles de interfaz global y física
- Aplicación de clasificadores DSCP y DSCP IPv6 en enrutadores de la serie ACX
- Descripción general de los programadores para enrutadores de la serie ACX
- Grupos de memoria intermedia compartidos y dedicados en enrutadores de la serie ACX
- CoS para interfaces PPP y MLPPP en enrutadores de la serie ACX
- CoS para servicios NAT en enrutadores de la serie ACX
- Clase jerárquica de servicio en enrutadores de la serie ACX
- Descripción general del control de tormentas en los enrutadores de la serie ACX
- play_arrow Configuración de la clase de servicio en plataformas de enrutamiento universal 5G de la serie MX
- Descripción general de Junos CoS en las plataformas de enrutamiento universal 5G de la serie MX
- Características y limitaciones de CoS en los enrutadores de la serie MX
- Configuración y aplicación de clasificadores IEEE 802.1ad
- Programación y configuración en colas CoS jerárquicas para tráfico enrutado a túneles GRE
- Ejemplo: Realizar la programación y el modelado de salida en colas CoS jerárquicas para el tráfico enrutado a túneles GRE
- Contadores de interfaz basados en CoS para agregados IPv4 o IPv6 en la capa 2
- Habilitar una marca de tiempo para los paquetes de cola de entrada y salida
- play_arrow Configuración de la clase de servicio en enrutadores de transporte de paquetes de la serie PTX
- Características y limitaciones de CoS en los enrutadores de la serie PTX
- Diferencias de características de CoS entre los enrutadores de transporte de paquetes de la serie PTX y los enrutadores de la serie T
- Descripción de la programación en enrutadores de la serie PTX
- Colas de salida virtuales en enrutadores de transporte de paquetes de la serie PTX
- Ejemplo: configuración de la tasa de exceso para enrutadores de transporte de paquetes de la serie PTX
- Identificación del origen de paquetes descartados RED en enrutadores de la serie PTX
- Configuración de colas y formas en interfaces lógicas en enrutadores de la serie PTX
- Ejemplo: configuración de colas y formas en interfaces lógicas en enrutadores de transporte de paquetes de la serie PTX
- Ejemplo: configuración de la programación de prioridad estricta en un enrutador de la serie PTX
- Compatibilidad con CoS en VXLAN EVPN
- Descripción de las instrucciones de configuración de la CLI de CoS en enrutadores de la serie PTX
- Clasificación basada en el cabezal exterior del túnel de desencapsulación
-
- play_arrow Configuración de la funcionalidad específica de la tarjeta de línea y específica de la interfaz
- play_arrow Soporte de características de tarjetas de línea e interfaces
- Características de CoS de las familias de hardware del enrutador, PIC, MIC y MPC
- Programación en las familias de hardware del enrutador, PIC, MIC y MPC
- Programadores en las familias de hardware, PIC, MIC y MPC del enrutador
- Parámetros de cola para las familias de hardware del enrutador, PIC, MIC y MPC
- play_arrow Configuración de clase de servicio para túneles
- play_arrow Configuración de la clase de servicio en PIC de servicios
- Descripción general de CoS en PIC de servicios
- Configuración de reglas de CoS en PIC de servicios
- Configuración de conjuntos de reglas de CoS en PIC de servicios
- Ejemplo: configuración de reglas de CoS en PIC de servicios
- Reescritura de paquetes en interfaces de servicios
- Traducción de PIC ToS multiservicios
- Descripción general de la clase de fragmentación por reenvío
- Configuración de la fragmentación por clase de reenvío
- Configuración del intervalo de tiempo de espera de abandono para la fragmentación por clase de reenvío
- Ejemplo: configuración de la fragmentación por clase de reenvío
- Asignación del exceso de ancho de banda entre los DLCI de Frame Relay en PIC multiservicios
- Configuración de la limitación de velocidad y el uso compartido del exceso de ancho de banda en PIC de multiservicios
- play_arrow Configuración de la clase de servicio en las PIC IQ y IQ mejoradas (IQE)
- Descripción general de CoS en PIC IQ mejorados
- Cálculo del tráfico esperado en las colas PIC IQE
- Configuración de Junos OS para admitir ocho colas en interfaces IQ para enrutadores serie T y M320
- Clasificadores de BA y tablas de traducción de ToS
- Configuración de tablas de traducción de ToS
- Configuración de políticas jerárquicas de capa 2 en PIC IQE
- Configuración del uso compartido de exceso de ancho de banda en PIC IQE
- Configuración de políticas de limitación de velocidad para colas de baja latencia de alta prioridad en PIC IQE
- Aplicación de mapas de programador y velocidad de conformación a interfaces físicas en PIC IQ
- Aplicación de asignaciones de programador a colas a nivel de chasis
- play_arrow Configuración de la clase de servicio en Ethernet IQ2 y PIC IQ2 mejoradas
- Descripción general de CoS en PIC IQ2 mejoradas
- Características y limitaciones del CoS en las PIC IQ2 e IQ2E (series M y T)
- Diferencias entre las PIC IQ de Gigabit Ethernet y las PIC IQ2 de Gigabit Ethernet
- Dar forma a valores de granularidad para hardware de cola mejorado
- Valores de búfer de retardo RTT PIC IQ2 de Ethernet
- Configuración de clasificadores de BA para Ethernet en puente
- Configuración del número de colas de salida en las PIC IQ2 y IQ2 mejoradas
- Configuración del número de programadores por puerto para PIC IQ2 de Ethernet
- Aplicación de asignaciones de programador a colas a nivel de chasis
- Descripción general de CoS para túneles L2TP en interfaz Ethernet
- Configuración de CoS para túneles L2TP en interfaces Ethernet
- Configuración de LNS CoS para la redundancia de vínculos
- Ejemplo: configuración de la compatibilidad con L2TP LNS CoS para la redundancia de vínculos
- Configuración del modelado en PIC IQ2 de 10 Gigabit Ethernet
- Configuración de la programación por unidad para túneles GRE mediante PIC IQ2 e IQ2E
- Descripción de la configuración del tamaño de ráfaga en interfaces IQ2 e IQ2E
- Configuración del tamaño de ráfaga para formadores en interfaces IQ2 e IQ2E
- Configuración de un CIR y un PIR en interfaces Ethernet IQ2
- Ejemplo: configuración de recursos compartidos en interfaces Ethernet IQ2
- Configuración y aplicación de clasificadores IEEE 802.1ad
- Configuración de límites de velocidad para proteger colas inferiores en PIC IQ2 y IQ2 mejoradas
- Descripción general de los filtros simples
- Configuración de un filtro simple
- play_arrow Configuración de clase de servicio en LAN/WAN PIC de 10 Gigabit Ethernet con SFP+
- Descripción general de CoS en LAN/WAN de 10 Gigabit Ethernet con SFP+
- Descripción general de BA y clasificación fija en LAN/WAN PIC de 10 Gigabit Ethernet con SFP+
- Reescritura de DSCP para la PIC de LAN/WAN de Ethernet de 10 Gigabits con SFP+
- Configuración de la reescritura DSCP para la PIC de 10 Gigabit Ethernet LAN/WAN
- Propiedades de la cola en las PIC de LAN/WAN de 10 Gigabit Ethernet
- Asignación de clases de reenvío a colas CoS en PIC de LAN/WAN de 10 Gigabit Ethernet
- Descripción general de la programación y la configuración de PIC de LAN/WAN de 10 Gigabit Ethernet
- Ejemplo: configuración de la sobrecarga de modelado en PIC de LAN/WAN de 10 Gigabit Ethernet
- play_arrow Configuración de la clase de servicio en CPD de cola mejorada
- Propiedades de CoS de DPC de cola mejoradas
- Configuración de límites de velocidad en CPD de cola mejorados
- Configuración de WRED en CPD de cola mejorada
- Configuración de MDRR en CPD de cola mejoradas
- Configuración del uso compartido de exceso de ancho de banda
- Configuración de la VLAN de cliente (nivel 3) en CPD de cola mejorados
- Descripción general de los filtros simples
- Configuración de filtros simples en CPD de cola mejorados
- Configuración de un filtro simple
- play_arrow Configuración de la clase de servicio en MIC, MPC y MLC
- Características y limitaciones de CoS en interfaces MIC y MPC
- Descripción general del escalado de cola dedicada para configuraciones de CoS en interfaces MIC y MPC
- Verificación del número de colas dedicadas configuradas en interfaces MIC y MPC
- Escalamiento de la cola por VLAN en MPC sin cola
- Aumento del ancho de banda disponible en MPC de colas enriquecidas al omitir el chip de cola
- Modo de cola flexible
- Clasificador de múltiples campos para colas de entrada en enrutadores de la serie MX con MPC
- Ejemplo: configuración de un filtro para su uso como filtro de cola de entrada
- Filtro de cola de entrada con funcionalidad de vigilancia
- Limitación de la velocidad de ingreso en enrutadores de la serie MX con MPC
- Modelado de velocidad en interfaces MIC y MPC
- Descripción general del modelado por prioridad en interfaces MIC y MPC
- Ejemplo: configuración del modelado por prioridad en interfaces MIC y MPC
- Configuración de parámetros de modelado estático para tener en cuenta la sobrecarga en las tasas de tráfico descendente
- Ejemplo: configuración de parámetros de modelado estático para tener en cuenta la sobrecarga en las tasas de tráfico descendente
- Descripción general de la gestión de ráfagas de tráfico en interfaces MIC y MPC
- Descripción de la programación jerárquica para interfaces MIC y MPC
- Configuración de CoS jerárquico de entrada en interfaces MIC y MPC
- Configuración de una política de programación de CoS en interfaces de túnel lógico
- Programación por unidad y programación jerárquica para interfaces MPC
- Gestión de colas dedicadas y restantes para configuraciones estáticas de CoS en interfaces MIC y MPC
- Descripción general de la distribución excesiva del ancho de banda en interfaces MIC y MPC
- Información general sobre la administración del ancho de banda para el tráfico descendente en redes de borde
- Almacenamiento en búfer de retraso del programador en interfaces MIC y MPC
- Administración del exceso de distribución del ancho de banda en interfaces estáticas en MIC y MPC
- Perfiles de caída en interfaces MIC y MPC
- Descripción general de la sobresuscripción inteligente en interfaces MIC y MPC
- Reducción de la fluctuación en las colas de CoS jerárquicas
- Ejemplo: reducción de la fluctuación en colas de CoS jerárquicas
- Descripción general de CoS en pseudocables Ethernet en redes de borde universales
- Descripción general de la política de programación de CoS en interfaces de túnel lógico
- Configuración de CoS en un pseudocable Ethernet para redes perimetrales multiservicio
- Descripción general de CoS para servicios en línea LNS L2TP
- Configuración de CoS estático para un servicio en línea LNS L2TP
- Descripción general de los MIC de emulación de circuito de CoS en circuitos ATM
- Configuración de CMI ATM de emulación de circuito CoS
- Descripción de la inserción y el intercambio de herencia IEEE 802.1p desde una etiqueta transparente
- Configuración de la inserción y el intercambio de herencia IEEE 802.1p desde la etiqueta transparente
- Descripción general de la tarjeta de línea modular CoS en servicios de aplicaciones
- play_arrow Configuración de la clase de servicio en interfaces agregadas, canalizadas y Gigabit Ethernet
- Limitaciones de CoS para interfaces agregadas
- Descripción general de la compatibilidad de Policer con interfaces Ethernet agregadas
- Descripción de los programadores en interfaces agregadas
- Ejemplos: configuración de CoS en interfaces agregadas
- Descripción general de los programadores jerárquicos en interfaces Ethernet agregadas
- Configuración de programadores jerárquicos en interfaces Ethernet agregadas
- Ejemplo: configuración de modos de programación en interfaces agregadas
- Habilitación de la configuración y programación de VLAN en interfaces agregadas
- Clase de servicio en interfaces demux
- Ejemplo: configuración de programadores por unidad para interfaces canalizadas
- Aplicación de políticas de capa 2 a interfaces Gigabit Ethernet
-
- play_arrow Instrucciones de configuración y comandos operativos
Descripción de la programación jerárquica
La clase jerárquica de servicio (HCoS) es un conjunto de capacidades que permiten aplicar un tratamiento CoS único para el tráfico de red en función de criterios como el usuario, la aplicación, la VLAN y el puerto físico.
Esto le permite admitir los requisitos de diferentes servicios, aplicaciones y usuarios en el mismo dispositivo físico e infraestructura física.
En este tema se trata la siguiente información:
Terminología de programación jerárquica
La programación jerárquica introduce algunos términos nuevos de CoS y también utiliza algunos términos familiares en diferentes contextos:
VLAN de cliente (C-VLAN): una c-VLAN definida por IEEE 802.1ad. Una VLAN apilada contiene una etiqueta externa correspondiente a la S-VLAN y una etiqueta interna correspondiente a la C-VLAN. Una C-VLAN a menudo corresponde a CPE. La programación y el modelado se utilizan a menudo en una C-VLAN para establecer límites mínimos y máximos de ancho de banda para un cliente. Consulte también S-VLAN.
Conjunto de interfaces: grupo lógico de interfaces que describen las características de un conjunto de VLAN de servicio, interfaces lógicas, VLAN de cliente o interfaces Ethernet agregadas. Los conjuntos de interfaces establecen el conjunto y asignan un nombre a los perfiles de control de tráfico. Consulte también VLAN de servicio.
Programador: un programador define las características de programación y cola de una cola. Se pueden especificar la velocidad de transmisión, la prioridad del programador y el tamaño del búfer. Además, se puede hacer referencia a un perfil de caída para describir los aspectos de control de congestión WRED de la cola. Consulte también Mapa del programador.
Mapa del programador: los perfiles de control de tráfico hacen referencia a un mapa del programador para definir las colas. La asignación del programador establece las colas que componen un nodo del programador y asocia una clase de reenvío con un programador. Consulte también Programador.
VLAN apilada: encapsulación en una S-VLAN con una etiqueta externa correspondiente a la S-VLAN y una etiqueta interna correspondiente a la C-VLAN. Consulte también VLAN de servicio y VLAN de cliente.
VLAN de servicio (S-VLAN): una S-VLAN, definida por IEEE 802.1ad, a menudo corresponde a un dispositivo de agregación de red, como un DSLAM. A menudo se establece la programación y el modelado para que una S-VLAN proporcione CoS para dispositivos descendentes con poco almacenamiento en búfer y programadores simples. Consulte también VLAN de cliente.
Perfil de control de tráfico: define las características de un nodo del programador. Los perfiles de control de tráfico se utilizan en varios niveles de la CLI, incluidos los niveles de interfaz física, conjunto de interfaces e interfaz lógica . Las características de programación y cola se pueden definir para el nodo del programador mediante las
shaping-rate
instrucciones,guaranteed-rate
ydelay-buffer-rate
. Las colas sobre estos nodos del programador se definen haciendo referencia a un mapa del programador. Consulte también Mapa del programador y del programador.VLAN: LAN virtual, definida en una interfaz lógica Ethernet.
Designaciones a nivel de nodo del programador en la programación jerárquica
Las jerarquías del programador se componen de nodos y colas. Las colas terminan la jerarquía. Los nodos pueden ser nodos raíz, nodos hoja o nodos internos (no leaf). Los nodos internos son nodos que tienen otros nodos como "hijos" en la jerarquía.
Las jerarquías del programador constan de niveles, comenzando con el Nivel 1 en el puerto físico. Este capítulo establece una jerarquía de programadores de cuatro niveles que, cuando está completamente configurada, consta de la interfaz física (nivel 1), el conjunto de interfaces (nivel 2), una o más interfaces lógicas (nivel 3) y una o más colas (nivel 4).
A partir de Junos OS versión 16.1, algunos MPC de los dispositivos de la serie MX admiten hasta cinco niveles de jerarquías de programadores. Los conceptos presentados en este tema se aplican de manera similar a cinco niveles de jerarquía del programador.
La Tabla 1 describe las posibles combinaciones de nodos del programador y sus correspondientes designaciones de nivel de nodo para un MIC o MPC de cola jerárquica.
Configuración del programador para CoS jerárquico | Nodos del programador de CoS jerárquicos | |||
---|---|---|---|---|
Nodo raíz | Nodos internos (no leaf) | Nodo hoja | ||
Nivel 1 | Nivel 2 | Nivel 3 | Nivel 4 | |
Uno o más perfiles de control de tráfico configurados en interfaces lógicas, pero sin conjuntos de interfaces configurados | Interfaz física | — | Una o más interfaces lógicas | Una o más colas |
Conjuntos de interfaces (colecciones de interfaces lógicas) configurados, pero no perfiles de control de tráfico configurados en interfaces lógicas | Interfaz física | — | Conjunto de interfaces | Una o más colas |
Nodos del programador completamente configurados | Interfaz física | Conjunto de interfaces | Una o más interfaces lógicas | Una o más colas |
La tabla ilustra cómo la configuración de un conjunto de interfaces o una interfaz lógica afecta a la terminología de los nodos del programador jerárquico. Por ejemplo, supongamos que configura una interface-set
instrucción con interfaces lógicas (como unit 0
y unit 2
) y una cola. En este caso, el conjunto de interfaces es un nodo interno en el nivel 2 de la jerarquía de nodos del programador. Sin embargo, si no hay perfiles de control de tráfico asociados a las interfaces lógicas, el conjunto de interfaces se encuentra en el nivel 3 de la jerarquía.
Programación jerárquica en nodos no leaf
Mientras que la programación estándar de CoS se basa en las características de programación y cola de los puertos de salida de un enrutador y sus colas, la programación jerárquica de CoS se basa en las características de programación y cola que abarcan una jerarquía de nodos del programador a través de un puerto. La jerarquía comienza en el nivel 1, un nodo raíz en el nivel de interfaz física (puerto) de la jerarquía de CLI y termina en el nivel 4, un nodo hoja en el nivel de cola. Entre los nodos raíz y leaf de cualquier jerarquía del programador hay uno o más nodos internos , que son nodos no raíz que tienen otros nodos como "hijos" en la jerarquía.
Mientras que la programación estándar de CoS se configura aplicando una asignación de programador a cada puerto de salida para especificar una clase de reenvío y un nivel de prioridad de cola, se configura la programación jerárquica de CoS con parámetros adicionales. Para configurar la programación jerárquica de CoS, aplique una asignación de programador al nivel de cola (nivel 4) de una jerarquía de programador y puede aplicar un perfil de control de tráfico diferente en cada uno de los demás niveles. Un perfil de control de tráfico especifica no solo un mapa del programador (clase de reenvío y nivel de prioridad de cola), sino también una velocidad de conformación opcional (PIR), una velocidad de transmisión garantizada (CIR), una velocidad de ráfaga, una velocidad de búfer de retardo y un perfil de caída.